帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Broadcom推出GHz四核心寬頻處理器
 

【CTIMES/SmartAuto 廖專崇 報導】   2004年11月10日 星期三

瀏覽人次:【1418】

網路通訊晶片廠商Broadcom宣佈推出新的整合系統單晶片處理器,結合晶片多重處理技術(chip multiprocessing,CMP),在一顆晶片內最高整合4個64位元MIPS中央處理器核心,效能高、功耗低,適用於資料傳輸與通訊產品、以及講求安全儲存的3G無線架構與高密度運算裝置。與多個獨立的核心相較,新產品創造更高的聚合成果,大幅度降低面板尺寸和功率消耗。

CMP是中央處理器設計技術,在單一晶片中整合二個或以上處理器核心,提昇整體運算能力。CMP在評估系統的運作狀況後,將分配工作供多個核心處理,並且倚賴極高速晶片上的互連功能與高頻寬管道連結記憶體與輸出/輸入(I/O),CMP另一個好處在於功耗效率高。傳統技術利用增加核心頻次分配效能,卻碰到報酬遞減的難題。另外,單一晶片內電晶體數量增加時,設計隨之複雜,就更難克服功耗與漏電的挑戰。近來CMP的發展過程中認知到功耗屏障(power wall)的確存在,唯有透過多核心架構始方能有效發揮效能。

根據IDC「2003年全球通訊處理器與網路處理半導體製造商分析」,在推出第一個嵌入式雙核心系統單晶片處理器BCM1250及第一個支援整合HyperTransport規格的嵌入式單核心處理器BCM1125H後,Broadcom通訊處理器市佔率在2003年躍為全球第一。現在新的產品延伸Broadcom的優勢,將戰線拉到與其他MIPS、PowerPC與x86業者的競爭上,其多核心處理器目前仍處於爭取量產的階段。

下一代的Broadcom產品在單晶片內囊括最高10000 Dhrystone MIPS(百萬整數運算指令/每秒)、32 GFLOPS(十億浮點指令/每秒)與每秒傳遞2000萬個L3封包、100Gbps記憶體頻寬、最高145Gbps I/O頻寬等,且功耗小於25瓦特。藉由256位元的高速寬頻內部匯流排的串接,新的系統單晶片內多個處理核心可整合多頻道400MHz DDR2記憶體控制器、4 Gigabit乙太網路介面、一個速率最高133MHz的單一64位元PCI-X介面以及最高3個19.2Gbps的全雙工頻道,提昇CMP架構的功能。

關鍵字: 寬頻處理器  Broadcom  一般邏輯元件 
相關新聞
Broadcom推動VMware生態圈標準化 為合作夥伴創造價值
R&S CMW系列通過博通WLAN及藍牙測試設備驗證
[Computex] 萬物聯網 展出多元應用
[Computex]博通發布高階5G WiFi路由平台
[評析]企業與雲端運算才是Avago的併購目的
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.82.128
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw