随着电子装置的轻薄短小设计越来越普遍,业界在开发产品时不仅要从机构设计、组件位置分布等方面下手,还要从散热系统、电源节能等方面努力。然而,若能从组件本身的硅智财(IP)打好基础,或许将可在产品设计上省下许多任务夫。对此,法国的电子设计自动化(Electronic Design Automation,EDA)工具厂商Docea Power,便提出了旗下专门的解决方案,以协助业界从根本来改善系统的散热与节能问题。
公司共同创办人暨执行长Ghislain Kaisery在接受亚太记者团采访时指出,Docea的总部是位在法国中部并有法国硅谷之称的格勒诺布尔(Grenoble)地区,在这个地区中有五到七间EDA相关的厂商,而与半导体和芯片相关的业者也有百家以上,其中包括了世界知名的STMicroelectronics等。成立于二○○六年的Docea目前旗下约十六名员工,且都在法国总部工作。此外,专门从事散热与节能领域的Docea,还与Synopsys等公司有着密切的合作。
即将朝亚太市场迈进
该公司共同创办人暨技术长Sylvian Kaiser则表示,过去以来,业界在解决散热与节能问题时,都是以特殊的封装或半导体材料来降低这些问题,使得良率和成本都大幅攀升,因此,该公司的思维是以芯片设计的硅智财出发,从芯片设计的一开始就解决这一连串的问题,并且还能满足全球对于环保、电磁干扰(EMI)的法规要求。而透过这种方式来从架构层级改善热能与电能的问题,将可有效解决大约七成左右的系统瓶颈。
执行长Ghislain Kaisery补充说明,Docea的解决方案是把各种相关的事务,切割成次问题(sub-problems),像是电池、电源稳压等,然后分别找出各个次问题里的瓶颈与细节,并透过模式变更(model change)来研拟出新的模式,然后再把各种新的模式分割成软件与硬件的部分来处理。由于Docea还和业界熟知的ESL工具兼容,可以藉此让开发厂商充分掌握电源消耗的情形。Docea的工具不仅是以传统RTL/Gate-exploration的方式来呈现,还可提供优化的架构与情境展现功能。
今年将和IP供货商有更深入的合作
该公司销售暨营销总监Ridha Hamza在展示工具的功能时指出,过去的设计工具都有不够直觉的缺点,而Docea的Aceplorer则可以让开发厂商根据使用的需要,把画面切割成不同的电源模式,如待机、通话、上网等,并藉此开启或关闭某些电路与内存(如RAM),以提升系统整体的电力续航表现。至于其State Chart(状态图),则可用来掌握不同电路的使用情形,并藉此找出各种瑕疵(debug)。
此外,Ghislain Kaisery还提出了该公司的竞争优势,他表示,过去以来有许多业者虽然都采用了不少业界知名的设计工具,但在面对节能与散热问题上,都只能自行开发一些工具,来弥补过去EDA工具的不足之处。但这么一来不仅耗费人力物力,也不见得能充分解决既有的问题。而且从平台的角度来看,也没办法和不同的客户沟通(例如:SoC的厂商就无法充分掌握客户在面对智能型手机播放MP3时的耗电情形)。因此,这也就是Docea能够何以能为业界带来整合工具的利基点。
【柳林纬 法国格勒诺布尔采访报导】