账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
新思科技针对台积电3奈米制程 运用广泛IP产品组合加速先进晶片设计
 

【CTIMES / SMARTAUTO ABC_1 报导】    2023年07月27日 星期四

浏览人次:【1831】

新思科技针对台积公司的N3E制程,利用业界最广泛的介面 IP产品组合,推动先进晶片设计全新潮流。横跨最为广泛使用的协定,新思科技IP产品组合在多个产品线的矽晶设计,提供领先业界的功耗、效能与面积(PPA)以及低延迟。供台积公司N3E节点使用的新思科技IP,具备与台积公司N3P制程快速整合的能力,可以让晶片设计人员加速他们的人工智慧(AI)、高效能运算(HPC)与行动通讯产品设计的开发流程。

新思科技行销暨IP策略资深??总裁John Koeter表示:「新思科技提供范围极广的高品质IP产品组合,可以协助设计人员达成他们的设计目标,并以较低的风险快速将所需的IP整合进入他们的设计中。」他指出:「供台积公司3奈米制程使用的新思科技IP,已经获得数十家的领先企业采用,以加速他们的开发作业、快速达成矽晶设计,并缩短产品上市的时程。」

台积公司设计建构管理处负责人Dan Kochpatcharin表示:「我们与新思科技的长年合作,让我们共同的客户可以受益於已在台积公司先进制程技术上获得验证的广泛IP产品组合。」他指出:「针对台积公司N3E制程已成功完成矽晶设计的新思科技IP,凸显双方共同努力,协助设计人员因应系统单晶片(SoC)设计上最严格的PPA与延迟的要求,并加速下一代AI、HPC和行动通讯应用的晶片创新研发。」

關鍵字: EDA  先进制程  台積電  新思科技 
相关新闻
双列CFET结构全新标准单元结构 推动7埃米制程
半导体业界持续革命性创新 有助於实现兆级电晶体时代微缩需求
VSMC十二寸晶圆厂於新加坡动土 预计2027年开始量产
2025国际固态电路研讨会展科研实力 台湾21篇论文入选再创新高
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 挥别制程物理极限 半导体异质整合的创新与机遇
» 跨过半导体极限高墙 奈米片推动摩尔定律发展
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CO70OXGUSTACUKM
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw