账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
华虹NEC与Synopsys合作开发新一代IC设计流程
 

【CTIMES / SMARTAUTO ABC_1 报导】    2004年03月30日 星期二

浏览人次:【1949】

EE Times网站报导,EDA大厂Synopsys与中国大陆晶圆业者上海华虹NEC(HHNEC),日宣布双方将针对华虹NEC之0.25微米制程生产线,共同开发新一代的参考设计流程,此一经过验证的流程采用Synopsys Galaxy设计平台和华虹NEC的I/O和0.25微米标准单元库,可解决复杂SoC设计所产生之问题,缩短设计时程。

该报导指出,为满足快速发展之中国大陆IC设计客户之高阶需求,华虹NEC决定与Synopsys共同开发新的参考设计流程,使双方共同的客户能够从中获益。而该已完成的设计流程,按照典型之RTL到GDSII的SoC设计流程,并提供了三个阶段的系统性方法。

第一阶段是设计整合阶段,使用Design Compiler和DFT Compiler生成设计闸级网表;第二阶段则是设计实现阶段,使用Astro和Physical Compiler进行布局和布线;进入第三阶段的是设计优化和认可阶段,在Star-RCXT的支持下,使用PrimeTime进行了考虑精确寄生效应的时序分析,并使用设计优化和芯片修整工具Astro实现时序收敛。

最后,在华虹NEC进行生产之前,则使用实体验证工具Hercules对整个设计GDSII档案进行验证和认可。

關鍵字: Synopsys  华虹NEC 
相关新闻
新思科技协助越南IC设计人才培育与发展
Imagination与Synopsys合作加速3D可视化技术发展
安立知与Synopsys共同展示全球首款PCI Express 5.0 Rx LEQ测试系统
满足功耗/效能/晶片面积需求 新思推新系列ARC HS处理器
美高森美和Synopsys延续OEM合作 客制化支援新型PolarFire FPGA
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 您需要了解的五种软体授权条款
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BJBNRAPOSTACUK6
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw