账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
台积电与新思合作推出高效能运算平台创新科技
 

【CTIMES / SMARTAUTO ABC_1 报导】    2016年10月17日 星期一

浏览人次:【6421】

新思科技(Synopsys)宣布与台积电合作推出针对高效能运算(High Performance Compute)平台之创新技术,这些新技术是由新思科技与台积电合作之7奈米制程Galaxy设计平台的工具所提供。双方共同开发的技术还包括:通路铜柱、多源树合成和混合时脉网格,以及可配合关键网上阻力及电阻的自动化汇流排绕线等功能。在这些新科技的支援下,台积电与新思科技将帮助晶片设计人员针对7奈米制程进行先进的高效能设计。

新思科技特别针对晶片设计人员打造专属流程,以助其在台积电的高效能运算平台(TSMC HPC Platform)达成最佳设计成果。
新思科技特别针对晶片设计人员打造专属流程,以助其在台积电的高效能运算平台(TSMC HPC Platform)达成最佳设计成果。

新思表示,新推出的创新科技含多项新的实作技术,包括Design Compiler Graphical和IC Compiler II之via pillar optimization。而上述通路铜柱则是一种透过减少通路电阻与提升电子迁移的强度来提高效能的新技术。

新思说明,Design Compiler Graphical 和IC Compiler II已将通路铜柱无缝融入其流程中,包括在电路网表中插入通路铜柱、在虚拟绕线图中模拟通路铜柱、通路铜柱的合理摆置,以及支援通路铜柱的细部绕线、萃取和时序。

IC Compiler II的多源CTS和混合时脉网格在关键网上插入通路铜柱之后,全域与细部绕线再调整讯号绕线,以插置通路铜柱。 IC Compiler II 可打造出具高客制化网格的低偏差与高效能的时脉设计,以及针对时脉进行自动H树建置。

此外,IC Compiler II也可搭配关键网的阻力及电阻,进行自动化的汇流排绕线,并且支援非预设绕线和允许使用者设​​定层宽度和间距。

新思科技设计事业群产品行销副总裁Bijan Kiani 表示,新思科技在设计前段到实体实作的流程具备整合而专业的技术,而结合台积电顶尖的制程科技,开发出辅助高效能设计的创新技术。藉由这些创新技术,两间公司的共同客户将可创造最先进的高效能设计。

台积电则指出,公司一直致力于协助半导体设计人员运用最新的制程科技来打造最快速的晶片,以符合现代晶片设计的高效能要求,因此与新思科技透过密切合作,共同针对台积电的HPC平台推出ASIC-based的设计流程及方法论。

關鍵字: 晶片設計  7奈米  新思  台積電  測試系統與研發工具 
相关新闻
2025国际固态电路研讨会展科研实力 台湾21篇论文入选再创新高
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
Ansys、台积电和微软合作 提升矽光子元件模拟分析速度达10倍
台积电扩大与Ansys合作 整合AI技术加速3D-IC设计
矽光子产业联盟正式成立 将成半导体业『The Next Big Thing』
相关讨论
  相关文章
» 挥别制程物理极限 半导体异质整合的创新与机遇
» 跨过半导体极限高墙 奈米片推动摩尔定律发展
» 未来无所不在的AI架构导向边缘和云端 逐步走向统一与可扩展
» 关於台积电的2奈米制程,我们该注意什麽?
» 灯塔工厂的关键技术与布局


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8COCYHDWMSTACUK7
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw