账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
美独立密码专家发明多核内存芯片架构
 

【CTIMES / SMARTAUTO ABC_1 报导】    2008年01月20日 星期日

浏览人次:【5715】

外电消息报导,美国加州一位独立安全密码专家Joseph Ashwood日前表示,已研发出一种新的内存芯片架构,透过并行与同时执行多个内存芯片的方式,来因应多核心处理器的运算需求。

Ashwood的内存架构,把单个内存芯片上的储存数组旁的智能控制器电路集合在一起,提供能同时并行数百个读取的流程,将数据读取量提高,并降低平均读取的时间。

Ashwood表示,新的内存架构使用了光纤技术的部分功能。这种内存架构可并行读取内存芯片的储存单元,打破过去利用串行方式的瓶颈。这种瓶颈也阻碍了闪存的应用,而这种架构适用于任何内存芯片的存储单元。

Ashwood指出,与DDR内存相比,他的架构是深入到内存芯片内部,重新组织储存单元读取的方式,进而更有效地使用这些储存单元。据了解,目前DDR2内存的数据传输速度最快为每秒12GB,而新的内存架构则可达到每秒16GB。

目前,这个架构仍未实际研发完成,只是学术上的设计,仅仅完成了软件仿真。距离实体产品的开发,还需一段时间。

關鍵字: 多核心  Joseph Ashwood  微处理器  闪存 
相关新闻
CES 2017: Socionext展现全新多功处理分散式伺服器千核效能
ARM首款基于台积公司10奈米FinFET多核心测试晶片问世
<COMPUTEX>ARM:多核心是趋势
Nvidia呛Intel:摩尔定律已死
企业预算回流 Intel vs. AMD多核处理战开打
comments powered by Disqus
相关讨论
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8586G6T30STACUKZ
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw