帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
KLA-Tencor:7奈米以下製程需有效降低顯影成型誤差
 

【CTIMES/SmartAuto 王岫晨 報導】   2017年09月14日 星期四

瀏覽人次:【10230】

7納米製程節點將是半導體廠推進摩爾定律(Moore’s Law)的下一重要關卡。半導體進入7納米節點後,製程將面臨更嚴峻的挑戰, 不僅要克服晶圓刻蝕方面、熱、靜電放電和電磁干擾等物理效應,同時要讓信號通過狹小的線也需要更大的電力,這讓晶片設計,檢查和測試更難。

KLA-Tencor公司行銷長暨資深副總 Oreste Donzella
KLA-Tencor公司行銷長暨資深副總 Oreste Donzella

KLA-Tencor針對7奈米以下的邏輯和尖端記憶體設計節點推出了五款顯影成型控制系統,以幫助晶片製造商實現多重曝光技術和EUV微影所需的嚴格製程公差。在IC製造廠內,ATL疊對量測系統和SpectraFilm F1薄膜量測系統可以針對finFET、DRAM、3D NAND和其他複雜元件結構的製造提供製程表徵分析和偏移監控。 Teron 640e光罩檢測產品系列和LMS IPRO7光罩疊對位準量測系統可以協助光罩廠開發和鑑定EUV和先進的光學光罩。 5DAnalyzer X1高級資料分析系統提供開放架構的基礎,以支持晶圓廠量身定制的分析和實時製程控制的應用。這五款新系統拓展了KLA-Tencor的多元化量測、檢測和資料分析的系統組合,從而可以從根源上對製程變化進行識別和糾正。

對於7奈米和5奈米設計節點,晶片製造商在生產中找到疊對誤差,線寬尺寸不均和熱點(hotspot)的根本起因變得越來越困難。KLA-Tencor公司行銷長暨資深副總Oreste Donzella表示,除了曝光機的校正之外,客戶也在了解不同的光罩和晶圓製程步驟變化是如何影響顯影成型的。透過提供全製造廠範圍的開放式量測和檢測資料,IC工程師可以對製程問題迅速定位,並且在其發生的位置直接進行管理。我們的系統,例如今天推出的五款系統,讓客戶能夠降低由每個晶圓、光罩和製程步驟所導致的顯影成型誤差。

關鍵字: EUV  DSA  3D封裝  摩爾定律  FO  KLA-Tencor 
相關新聞
半導體生產技術加速演進 高純度氣體供應為成功基礎
ASML:高階邏輯和記憶體EUV微影技術的支出可達兩位數成長
ASML落實永續價值 加速布局淨零碳排
歐姆龍X射線自動檢查平台 有效解決晶片檢查量產化和自動化挑戰
ASML:第二季營收主要來自浸潤式DUV系統銷售動能
相關討論
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.138.101.51
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw