帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
摩爾定律再發威 Altera打開20奈米新戰場
 

【CTIMES/SmartAuto 王岫晨 報導】   2012年09月21日 星期五

瀏覽人次:【3860】

摩爾定律持續發威,新一代製程技術已經超越35奈米的門檻,來到20奈米的新境界。而FPGA廠商通常都是最先採用這些最新製程的主要玩家。例如有邏輯元件大廠不久前已經陸續出貨28奈米製程的FPGA元件。為了展示技術創新,Altera則公布了其下一代20奈米產品中規劃的幾項關鍵創新技術。

Altera副總裁暨技術長Misha Burich
Altera副總裁暨技術長Misha Burich

Altera副總裁暨技術長Misha Burich說,此次所公布的20奈米創新技術,並非已經真正量產出貨的商品,目前實際已量產的產品仍以28奈米為主。但Altera在20奈米的架構、軟體和製程創新,將能支援更強大的混合系統架構開發,進一步提高了性能、頻寬、整合度和功率效益。

Misha Burich認為,Altera主要的競爭對手,一定早也規劃了先進製程的發展藍圖,因此Altera必須更戰戰兢兢地在製程技術上進行突破。目前28奈米大戰已經開打,而在這些技術公布後,Altera等於已經為20奈米的戰場鋪好道路,只等號角一響,產品就可量產上市。

其實,下一代通訊、網路、廣播和運算應用設計人員在擴展頻寬、提高性能以及降低功率消耗上,面臨著越來越大的需求。Altera在20奈米的創新,讓該公司能夠交付高效率、高靈活性的混合系統架構,而此種架構的電路採用了20奈米 FPGA最新製程。讓該元件能夠以低功率消耗,達到更高的IC整合度、性能和頻寬。

Misha Burich說,Altera的下一代元件採用了台積電的20奈米製程技術,擁有很高的系統整合度,包括一個硬式核心ARM處理器子系統。20奈米單晶片系統(SoC)FPGA為客戶提供了從28奈米到20奈米的軟體移植途徑,同時將處理器子系統的性能提高了50%。

Altera的20奈米混合系統架構包括40Gbps收發器整合技術、下一代精度可調DSP模組架構以提供性能高達5 TFLOP(每秒5萬億次浮點運算)的IEEE 754標準浮點運算性能、整合了FPGA和用戶可訂製HardCopy ASIC的異質結構3D IC,還有各種其他技術,包括,記憶體、協力廠商ASIC,以及透過創新高速互聯技術實現的光介面等。

Misha Burich表示,Altera是業界唯一能夠在同一元件中整合FPGA和ASIC的公司。

20奈米混合系統架構繼續在功率消耗管理方面繼續創新,包括自適應電壓調整、可編程設計功率消耗技術、最佳化製程技術等,與前一代元件相比,Altera元件功率消耗降低了60%。

關鍵字: FPGA  Altera 
相關新聞
AMD第2代Versal系列擴展自調適SoC組合 為AI驅動型系統提供端對端加速
Arm打造全新物聯網參考設計平台 加速推進邊緣AI發展進程
Intel成立獨立FPGA公司Altera
AMD助日本新幹線營運商JR九州AI軌道檢測解決方案
萊迪思以中階FPGA系列產品 推動AI創新時代
comments powered by Disqus
相關討論
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.136.97.64
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw