帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
聯發科通過7奈米FinFET矽認證 強化ASIC產品布局
 

【CTIMES/SmartAuto 葉奕緯 報導】   2018年04月10日 星期二

瀏覽人次:【4858】

IC 設計大廠聯發科宣布,推出業界第一個通過7奈米FinFET矽認證(Silicon-Proven)的 56G PAM4 SerDes 矽智財(IP),進一步擴大其 ASIC 產品陣線。

聯發科表示,56G SerDes 解決方案乃基於數位訊號處理(DSP)技術,採用高速傳輸訊號 PAM4,具備一流的性能、功耗及晶粒尺寸(Die-area)。目前,56G SerDes 矽智財已通過 7 奈米和 16 奈米原型晶片實體驗證,確保該矽智財可以很容易整合進各種前端產品設計。

聯發科進一步指出,旗下的 SerDes 產品組合可以為 ASIC 晶片設計提供從 10G、28G、56G 到 112G 等多種解決方案。而聯發科的 ASIC 服務和產品組合則是瞄準多種應用領域,包括企業級與超大規模數據中心、超高性能網路交換機、路由器、4G / 5G 基礎設施、人工智慧及深度學習應用、需要超高頻寬和長距互傳的新型態運算應用等。

此外,聯發科還提供ASIC服務,致力協助尋求專業設計及客製化晶片設計方案的客戶,在多種領域拓展商機。在各項領域方面,包括有線和無線通訊、超高性能運算、低功耗物聯網、無線連結、個人多媒體、先進感測器和射頻等。聯發科的ASIC服務範圍預計涵蓋從前端到後端的任何階段系統及平台設計、系統單晶片設計、系統整合與晶片實體布局(Physical layout)、以及生產支援和產品導入等。

而聯發科指出,採用 56G SerDes 矽智財的首款產品已在開發中,預計於2018下半年將正式上市。

參考:科技新報

關鍵字: FinFET  ASIC  MTK 
相關新聞
R&S首度在MXO示波器上採用ASIC觸發區技術 打破資料擷取速率紀錄
聯發科展示前瞻共封裝光學ASIC設計平台 為次世代AI與高速運算奠基
行動通訊與高速介面雙主題 安立知年度盛會引領通訊量測技術潮流
智原推出ASIC跨地域支援服務 提供彈性生產
愛德萬測試:半導體長期趨勢不變 測試維持健康榮景
相關討論
  相關文章
» 以馬達控制器ROS1驅動程式實現機器人作業系統
» 推動未來車用技術發展
» 節流:電源管理的便利效能
» 開源:再生能源與永續經營
» 「冷融合」技術:無污染核能的新希望?


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.191.210.100
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw