帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
創意電子展示台積電16奈米低漏電流USB 3.1 PHY IP
 

【CTIMES/SmartAuto 編輯部 報導】   2015年04月07日 星期二

瀏覽人次:【9110】

彈性客製化IC廠商創意電子(GUC)發表採用台積電(TSMC)16奈米FinFET+製程的低漏電流USB 3.1 實體層IP(PHY IP)。此全新IP將於6月15日推出。

此16奈米USB 3.1 PHYIP通過矽驗證,支援USB 2.0、3.0及3.1通訊協定,目前可用於USB Type-C接頭,為針對資料傳輸及裝置充電功能所設計,適合智慧型手機,筆記型電腦和平板電腦等應用。創意電子的USB 3.1 PHY符合 USB 3.1 基本規格,資料傳輸率高達每秒10Gb,支援PRBS內建自我測試及多種回送模式,參考時脈頻率有 20/25/40/50/100MHz 可選。

創意電子在美國加州聖荷西舉辦的台積電技術研討會(TSMC Technology Symposium)上展示 USB 3.1 PHY,再搭配上瑞薩(Renesas)的USB 3.1主機控制器,將成為以16FF+為基礎的USB 3.1 PHY及控制器完整解決方案。

創意電子總裁賴俊豪表示:「我們的16奈米產品組合在加入USB 3.1 PHY IP之後,真正能為ASIC及設計社群提供多樣化的高階技術選項,將可滿足整個價值鏈日後尖端設計的需求。瑞薩控制器與創意電子PHY能夠互通,兩者的結合勢將成為高階USB 3.1完整解決方案。」

創意電子的IP陣容包括 DDR、高速 SerDes、資料轉換器、 ARM 硬核,及多媒體 IP。GUC 擁有極具彈性的 IP 生態系統,能與來自 GUC、台積電及其他廠商的IP共同合作,建立廣泛的設計方案。

關鍵字: 16奈米  低漏電流  USB 3.1  PHY  IP  實體層  矽驗證  創意電子(GlobalunichipGUC  台積電(TSMC瑞薩  瑞薩電子(Renesas系統單晶片 
相關新聞
瑞薩與Nidec共同開發8合1的E-Axle PoC系統為電動車提升高階整合
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
Ansys、台積電和微軟合作 提升矽光子元件模擬分析速度達10倍
台積電擴大與Ansys合作 整合AI技術加速3D-IC設計
矽光子產業聯盟正式成立 助力台灣掌握光商機
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 揮別製程物理極限 半導體異質整合的創新與機遇
» 跨過半導體極限高牆 奈米片推動摩爾定律發展
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BI80KOZSSTACUKV
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw