帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
NXP與台積電開發MEMS之low-k材料封裝技術
 

【CTIMES/SmartAuto 王岫晨 報導】   2008年01月22日 星期二

瀏覽人次:【4211】

由恩智浦與台積電合資成立的研究中心(NXP-TSMC Research Center),日前成功開發出將先進CMOS LSI佈線中所使用的材料用於MEMS元件封裝的製程方法,並於美國MEMS 2008展會上展示相關技術。

該研究中心所提出的方式,是將可移動的MEMS元件封入摟空的封裝製程中,並使用先進LSI佈線層中使用的low-k材料。類似將MEMS元件舊有的封裝製程向現有CMOS製程拉近。目前這種製程可使用台積電的生產線進行製造。

將low-k材料應用於先進LSI設計,是為了利用其低介電的特性,抑制層間的結合,進而達成高速傳輸的目的。而應用於MEMS封裝時,則是利用多孔特性。基本上是將多孔特性應用於蝕刻。一般來說,MEMS元件的封裝是在MEMS周圍形成空間。在空間上設置覆蓋層、以覆蓋所形成的蝕刻層,並對蝕刻層進行蝕刻。把多孔材料作為上述覆蓋層使用的話,便可利用氣相蝕刻去除蝕刻層,並達到成膜與氣密封裝。

氣相蝕刻過程中使用HF,多孔材料的蝕刻速度僅每分鐘0.14nm。因此,蝕刻層的二氧化矽對多孔材料具有充分的選擇性。例如,多孔的密度僅有7%的話,氣密封裝材料將無法進入空穴內部。另外,此次使用的low-k材料為美國應用材料(Applied Materials)的Black Diamond。

該研究中心計劃將此封裝技術應用於矽振盪器的封裝。

關鍵字: low-K  封裝  CMOS  NXP(恩智浦台積電(TSMC
相關新聞
M31攜手台積電5奈米製程 發表MIPI C/D PHY Combo IP
貿澤電子已供貨適用於智慧型馬達控制和機器學習應用的NXP MCX微控制器
Microchip擴大與台積電夥伴關係 日本建立專用40奈米製程產能
恩智浦發佈永續發展報告 積極實踐ESG目標
台積電攜手半導體中心 培育碩博士實作研究高階人才
comments powered by Disqus
相關討論
  相關文章
» 新一代4D成像雷達實現高性能
» MCX A:通用MCU和FRDM開發平台
» 智慧家居大步走 Matter實現更好體驗與可靠連結
» 將意圖轉化為行動:走進嵌入式語音控制新時代
» 低功耗MCU釋放物聯網潛力 加速智慧家庭成形


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.140.185.147
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw