帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
美國賓州大學完成高密度FeRAM技術研究成果
 

【CTIMES/SmartAuto 鍾榮峰 報導】   2007年10月24日 星期三

瀏覽人次:【2337】

美國賓夕法尼亞大學結合化學以及機械工程的教授團隊,近期在奈米多尺度力學領域的研究有了重要的突破。10月中他們宣布完成了鐵電域壁(domain walls,亦稱疇壁)的多尺度模型(multi-scale modeling),並提出新的鐵電域壁移動理論,他們發現藉由可滑移的壁,能夠分隔鐵電域壁的磁區,藉由這項技術將可實現高密度的鐵電記憶體。

這個新理論經由研究團隊的模式設計與實驗數據支持成立,與既有的鐵電域壁理論並不一致。值得注意的是,賓州大學的模擬實驗重新製造出磁區的成長速度,並藉由漸變介面揭露出細微呈正方形的臨界晶核(critical nuclei)。研究人員亦發現,當域壁移動時,磁偶極在平滑上下領域的過渡階段,扮演重要關鍵的角色。藉由比例放大,研究人員設計出能讓鐵電材質內數以百萬計的原子核全部對域壁反應的模型,從中擴展了微米級和毫秒速度的理論視野。

賓州大學makineni理論實驗室的教授Andrew M. Rappe表示,研究團隊從已這項成果中,知道域壁在鐵電記憶體中移動的模式,藉由這項研究成果,研究人員將可以設計出更高速度且更高密度的鐵電記憶體材質。

根據這項研究成果,材質寫入和抹除的記憶速度,亦即域壁速率(domain-wall velocity),將會快到超乎想像。並且,材質的活化障壁(activation barrier),亦即寫入與抹除記憶所需的能量,將會降低到以往無法設想的境界。這項技術突破將有助於未來電腦系統採用鐵電材質作為主流記憶體的發展。

賓州大學的這項研究成果在過程中,獲得美國海軍研究辦公室、陸軍工兵團研究發展中心以及國家科學基金會的贊助,相關數值計算則獲得美國國防部的支持。這項研究成果已經刊登在10月號的自然(Nature)紙本期刊以及網站上。

關鍵字: FRAM  domain wall  activation barrier  nano  Univ. of Penn  Andrew M. Rappe  鐵電性隨機存取記憶體  記憶元件 
相關新聞
2021 VLSI聚焦記憶體內運算與AI晶片 台灣供應鏈優勢再現
工研院於IEDM發表下世代FRAM與MRAM記憶體技術
物聯網與AI將推升次世代記憶體需求
Mouser供應TI LaunchPad 評估套件 啟動設計專案新利器
智慧工廠效益全面提升 就看FRAM
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術
» 新一代Microchip MCU韌體開發套件 : MCC Melody簡介


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.31.17
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw