帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
新唐科技利用Cadence Palladium Z1硬體驗證平台 加速MCU設計
 

【CTIMES/SmartAuto 編輯部 報導】   2020年08月23日 星期日

瀏覽人次:【2361】

益華電腦(Cadence Design Systems)宣佈,新唐科技 (Nuvoton)採用Cadence Palladium Z1企業級硬體驗證模擬平台,以加速其工業及消費者應用程式之微控制器 (MCU) 的設計開發。與過去的解決方案相比,新唐科技使用Palladium Z1硬體驗證平台完成更快速的軟硬體整合,將作業系統啟動模擬時間從4天減少到只需60分鐘。

Palladium Z1企業級硬體驗證模擬平台為Cadence驗證套裝的核心之一,支援Cadence的系統設計實現策略。Cadence驗證套裝包含核心引擎、驗證技術及有助於提升設計品質與產量的解決方案,滿足不同重垂直市場的驗證需求。

新唐科技採用Palladium Z1平台的目的是為了改善系統單晶片 (system-on silicon) 的驗證,同時在驗證過程初期的軟硬體整合達到最佳化。使用Cadence SpeedBridgeAdapters搭配Palladium Z1平台,新唐科技得以提高驅動程式及應用層測試的效率。除了Cadence SpeedBridge Adapters和Palladium Z1平台以外,新唐科技還採用Cadence驗證套裝系統,包括Cadence Xcelium? 邏輯模擬平台、驗證IP(VIP)、以及JasperGold形式驗證平台,以提升整體產能。

新唐科技微控制器應用事業群副總經理林任烈表示:「在驗證微控制器時,我們必須要有能無縫整合並提升團隊合作的工具。我們採用Cadence Palladium Z1平台,運用其能力來加速SoC驗證,並改善我們設計上的軟硬體整合。藉由結合Palladium Z1平台和Cadence驗證套裝系統中的引擎與解決方案,我們能信心滿滿且更快地交付產品面向市場。」

關鍵字: 益華電腦(Cadence
相關新聞
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
Cadence和NVIDIA合作生成式AI項目 加速應用創新
Cadence與Arm聯手 推動汽車Chiplet生態系統
Cadence收購BETA CAE 進軍結構分析領域
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山
» 分眾顯示與其控制技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.226.214.1
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw