账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Silicon Labs推出高频率树功能整合度的低抖动频率缓冲器
 

【CTIMES/SmartAuto 报导】   2012年11月08日 星期四

浏览人次:【7385】

Silicon Laboratories(芯科实验室有限公司)日前宣布推出通用频率缓冲器(clock buffer),可以用单颗IC代替多颗LVPECL、LVDS、CML、HCSL和LVCMOS缓冲器,而无需多个不同格式缓冲器。新型Si533xx系列产品整合常见的频率树功能,包括频率分配、频率多任务、频率除频、格式转换和电位转换。

/news/2012/11/08/1718346480.jpg

Si533xx系列产品基于专利的低相位噪声频率驱动器架构,其超低抖动(jitter)特性可满足最严格的抖动规范,并具备简化频率树设计,与其他产品相比,为设计人员提供更多的抖动值。Si533xx频率缓冲器特别针对通讯、数据中心、无线设备、广播视讯和嵌入式计算应用的需求而设计。

Si533xx频率缓冲器系列产品是Silicon Labs完整时序产品组合的新成员,对于所有高效能应用,客户都可以简化完整频率树解决方案的设计和采购。

Silicon Labs频率树产品可提供业界最高整合度,并且频率产生和分配所需的组件数量最少。从同一供货商取得所有频率组件,能够确保点对点性能,消除令人头疼的互操作性,同时也简化客户的供应链管理。

其他频率缓冲器通常仅支持单一频率输出讯号格式,而且没有整合基本的频率树功能。这种缺陷迫使系统设计人员使用多种离散缓冲器、多任务器、除频器和电位转换器来满足频率分配需求,增加了设计的复杂性和成本。Silicon Labs灵活的高整合度方案解决以上问题,既增加灵活性、简化频率树和减少设计复杂度,又避免令人头疼的采购问题。

Si533xx频率缓冲器提供单芯片解决方案,可以代替高达10个不同的LVPECL、LVDS、CML和HCSL缓冲器输出,或高达20个LVCMOS缓冲器输出,以及离散的多任务器、除频器和电位转换器。

Si533xx频率缓冲器的独特架构使设计灵活性最大化。频率输出分成两个独立的区,每个区的讯号格式可透过接脚由用户选择,为开发人员提供多种选择。两个区都具备独立于核心电压的专用电源电压接脚,可启动简单的电压电位转换。组件的通用输入级支持两个differential或single-ended输入,低噪声2:1输入多任务器支持无干扰切换,可消除输入频率切换期间无效脉冲传输到组件输出端的风险。

此外,一些Si533xx缓冲器为每个输出频率支持独立的输出频率启动接脚,具有控制灵活性。

關鍵字: Frekans arabellek  芯科实验室 
相关产品
Silicon Labs支援多重协定的Wireless Gecko SoC简化IoT连结
Silicon Labs以节能SoC和软体解决方案开展Bluetooth Smart连结
Silicon Labs随插即用型模组解决方案简化Wi-Fi连接
Silicon Labs推出心率监测感测器解决方案
Silicon Labs PCI Express时脉抖动计算工具简化时序设计
  相关新闻
» 日本SEMICON JAPAN登场 台日专家跨国分享半导体与AI应用
» MONAI获西门子医疗导入应用 加快部署临床医疗影像AI
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CJ6EV1K8STACUKC
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw