账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Xilinx 推出实体合成与正规检验功能整合软体ISE 4.1i
搭配VIRTEX-II FPGA,每分钟可处理十万个闸数,并提供高达300MHz的效能

【CTIMES/SmartAuto 黃弘毅报导】   2001年08月28日 星期二

浏览人次:【2188】

Xilinx(美商智霖)今日(28日)推出最新Xilinx ISE 4.1i整合式软体,为业界第一套实体合成与结合FPGA环境的正规检验方案,可持续增加设计规模与目标元件的逻辑密度,同时提升检验技术,期望在最短的时间内满足顾客对效能的各项要求。相较于先前推出的3.1i版本,Xilinx ISE 4.1i不仅大幅提升了75%的效能,并可有效解决各项时序瓶颈,而透过Virtex-II元件,使用者亦可发展高于300MHz时脉速度的系统。此外,Xilinx客户也可利用此新软件支持各种新一代实体合成(physical synthesis)设计系统,包括Synplicity的Amplify、Synopsys的PrimeTime 与Formality所提供的各种先进检验功能。

Xilinx ISE 4.1i集成软件内含第一套针对Synopsys Formality 与Verplex Conformal LEC (前身为Tuxedo)的FPGA支持方案。顾客可透过针对FPGA提供的各种正规检验工具,并搭配Xilinx ISE 4.1i软件,即可迅速检查整个设计流程中的高密度设计方案,大幅缩短产品上市时程。

Xilinx台湾区总经理赖炫州表示:「〝Time to Market〞为目前IC设计人员所面临的重要挑战,因此不仅在硬体上需要不断提升,软体的配合也是非常重要。Xilinx ISE 4.1i整合式软体带来极高的生产效率,能符合数位产品设计师的需求,提供业界最快速的运作时间以及最高的时脉频率。这也是首次ASIC设计师可透过新软体,将资源投资在最新的ASIC检验与实体合成工具上,以发展各项FPGA解决方案。」

Xilinx ISE 4.1i提供ProActive Timing Closure的独特技术,其可提升75%的运作效能,并融合多项关键功能,包括实体合成、智能型配置、路由算法、HDL分析、以及时序交叉侦测等。

關鍵字: OMAP  Xilinx  赖炫州 
相关产品
赛灵思新款加速器卡Alveo U55C适用於高效能运算和大数据作业负载
加入机器学习功能 Xilinx Vivado工具可缩短5倍编译时间
新款异质平台提升AI效能 赛灵思扩展边缘运算应用
Xilinx最新自调适系统模组系列 首发产品聚焦AI视觉工业应用
Xilinx推出多功能电信加速器卡 扩展5G O-RAN虚拟基频单元市场
  相关新闻
» 日本SEMICON JAPAN登场 台日专家跨国分享半导体与AI应用
» Nordic Thingy:91 X平台简化蜂巢式物联网和Wi-Fi定位应用的原型开发
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CL1UEF50STACUKD
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw