账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
智原科技推出联电65奈米LL制程内存编译程序
 

【CTIMES/SmartAuto 林佳穎报导】   2008年02月01日 星期五

浏览人次:【11115】

ASIC设计服务暨IP研发厂商智原科技,宣布推出联电65奈米LL制程的先进内存编译程序。这款65奈米内存解决方案的主要特性为多列冗位(row redundancy)的设计,提供了内存修复功能、内建BIST测试接口(BIST test interface, BTI)以及可兼顾良率和效能的sensing margin调整机制等。这款设计精良与周全考虑客户需求的65奈米LL内存编译程序已经通过芯片验证。

由于65奈米高阶制程的成本较高,所以客户锁定的主要应用市场多属主流的量大市场,例如无线、消费性电子、高分辨率影音以及网络应用等。这些应用都需要比较复杂的SoC设计以及动辄数百个内存单元去进行影像或是网络通讯的数据处理等。在这些相关应用的设计上,先进的65奈米虽然可以提供很高的内存密度而符合需求,但是由于制程的变异以及较高的设计复杂度,导致内存的漏电和良率的损失等都变的更加突显,进而大幅影响到整体效能的呈现,也充分考验了芯片设计厂商的设计能力。

智原的65奈米内存编译程序是在联电LL制程下的优化解决方案。它让用户得以依各自需求,产生许多内存的选项,包括字符、位以及面积比例上的调整等。且更重要的是,取得这些主控性之余,设计者同时间仍能保有绝佳化的尺寸、效能以及耗电量等。以一个65奈米LL制程所产生的4Kx16内存为例,和90奈米SP制程比较起来,它可节省20~40%以上漏电、50%的尺寸微缩、以及20%以上的效能提升等。除此之外,智原的内存编译程序提供许多DFM功能;良率的提升上也因为内建的2列主动修复功能 (Built-in 2-row redundancy)以及可调式sensing margin而有大幅成效。同时,客户也可以自行选择是否要内建BIST测试接口,来降低芯片绕在线的空间需求、尺寸、以及提升整体效能。

關鍵字: 内存编译程序  65奈米  智原科技  联电  系統單晶片 
相关产品
联电首项RFSOI 3D IC整合解决方案加速5G时代创新
联电40奈米RFSOI平台可加速5G毫米波应用
智原推出新款最小面积的USB 2.0 OTG PHY IP
Cypress推出65奈米144-Mbit SRAM内存
思源科技提供联华电子65奈米制程设计套件
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BM80SW66STACUKW
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw