美商亚德诺(ADI)日前发表一套成功的锁相回路(PLL)电路设计与评估工具的新世代版本–ADIsimPLL 3.3版。ADIsimPLL 3.3版可以协助用户对采用ADI PLL合成器家族的RF系统进行评估、设计以及排除问题,并且可以从ADI的网站免费下载。
与先前的版本完全兼容的 ADIsimPLL 3.3版,乃是以前一版软件工具的成功经验为基础而建构,再加入对16颗新组件的支持、经过提升的相位噪声模型建构精确度以及分数N型突波位准估算功能、还有对于该工具的新设计精灵、时间仿真引擎、与时域仿真等功能增强的特点。这些创新的特点进一步的省去了设计程序中耗费时间的重复作业,加快了产品上市的时间。
ADIsimPLL 3.3 版中所包括的全新组件有最近发表的ADF 4150HV与ADF 4158合成器;ADF 5000、ADF 5001、与ADF 5002 RF前置分频器;具有整合式分数N型PLL的高整合度ADRF 670x正交调变器;具有整合式分数N型PLL与VCO的ADRF 660x混频器;ADRF 6750正交调变器与ADRF 6655混频器。为了要支持这些全新的高整合度解决方案,藉由分配VCO信号而取得额外频率输出的能力已经被包含在ADIsimPLL设计工具当中。对于工具中的仿真与评估能力也已经有显著的改善与加强。相位噪声仿真算法则藉由增加了来自于数字分配器与相位侦测器的1/f相位噪声贡献而已经获得改善,进而达成了从接近载波一直到宽带噪声层的高精确度相位噪声预测。