美商赛灵思(Xilinx)推出可编程SoC级加强型设计套件Vivado设计套件之2014.3版本、软件设计工具(SDK)和全新UltraFast嵌入式设计方法指南,为Zynq-7000 All Programmable SoC组件的生产力带来重大突破。伴随此款最新版Vivado设计套件推出的还包括其内含的Vivado高阶合成(HLS)和IPI(IP Integrator)技术的加强功能,以及SDK内各种全新效能监控与可视化功能。这些加强功能与全新UltraFast嵌入式设计方法指南并用时,都证实可将SoC组件的生产力提升10倍以上。
加速建置和验证作业:Vivado HLS的加强功能包含更佳QoR (Quality-of-Results)的C语言合成技术及强化AMBA AXI-4接口的自动推理功能,以至提升整合时间与质量。 Vivado HLS可直接从C算法的规格中建置IP和进行验证作业,不仅快速达到如同手写编程的RTL和验证,并可在速度上大幅超越RTL仿真。系统设计师可以采用Vivado HLS支持不断成长的硬件建置式软件函式库生态体系。这个加强功能后的Vivado 设计套件2014.3版,可支持超过40项OpenCV函数。
加速整合时间:Vivado IPI 的加强功能包括:藉由串流和内存映像AXI互联之间的自动化链接,可促进和简化采用Zynq SoC系统之IP整合作业。而Vivado IPI的另一项新功能是针对赛灵思优质联盟伙伴IP的推按式IP评估要求。Vivado 设计套件 2014.3版新增了Xylon logicBRICKS评估IP核心,而未来的版本将扩大和加入其他联盟计划成员的IP。全新的logicBRICKS IP可快速评估有效率的影像与视讯IP,并可进一步扩充Vivado IP Catalog。
加速系统设计和软件开发:赛灵思的软件开发工具包(SDK)已加入系统仪表和效能可视化功能,可快速发现系统效能瓶颈,并执行假设性流程。赛灵思SDK 2014.3版提供能与FPGA架构共同运作的可配置式AXI流量生成器,让设计人员在开发周期中提早设计嵌入式软件。
UltraFast嵌入式设计方法指南:为使Vivado 的UltraFast 设计方法更完备,赛灵思推出全新的UltraFast嵌入式设计方法指南(UG1046),为设计团队(包含系统设计师、软件工程师和硬件设计师) 提供各种最佳实务作法,同时可运用各种Zynq All Programmable SoC组件实现可预期的成功,并提升嵌入式系统的生产力。
Vivado设计套件2014.3版本已可支持赛灵思7系列、Zynq All Programmable SoC和 UltraScale组件。