为FPGA带来类CPU/GPU开发与运作时间体验平台
美商赛灵思(Xilinx)针对OpenCL、C和C++的SDAccel开发环境现已符合Khronos OpenCL 1.0标准。OpenCL标准为软件开发者提供编写高效率、可移植程序代码的统一编程环境,并可运用赛灵思FPGA组件轻松为各种算法加速。SDAccel是赛灵思SDx(软件定义开发环境)系列中的最新成员,其中包括针对OpenCL、C和 C++的架构优化编译程序,而且经验证可比CPU和GPU提供高达25倍的功耗效能比,其效能和资源使用率更是其他FPGA解决方案的3倍。
SDAccel结合了支持OpenCL、C和 C++核心的架构优化编译程序,也提供多种函式库和开发板,以及为FPGA带来完全类CPU/GPU的开发环境和运作时间体验。
Khronos Group总裁暨OpenCL工作小组主席Neil Trevett表示:「看到赛灵思对异质系统平行编程的OpenCL标准提供支持。运算密集型算法可提供高传输量、低延迟率及低功耗等关键系统要求,而FPGA可完全符合运算密集型算法所需。现在整个OpenCL设计社群都可运用赛灵思FPGA组件的优势。」SDAccel现已符合Khronos OpenCL 1.0规格。(编辑部陈复霞整理)