账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
 

【CTIMES/SmartAuto 劉筱萍报导】   2007年06月14日 星期四

浏览人次:【5071】

瑞萨科技近日宣布开发可有效实现32 nm(奈米)及后续世代制程SRAM之技术,使内建于芯片(on-chip)之SRAM可整合至微处理器或SoC(系统单芯片)。

这项新开发的技术利用SOI(Silicon On Insulator)技术,并个别控制组成SRAM之三种晶体管主体(底层部分)之电位,以大幅扩大SRAM的作业边际(margin)。

利用此技术以65 nm CMOS制程试做并评估2-Mbit SRAM,与未使用此技术的情况相比较,确定约可提升作业下限电压100 mV。此外,代表SRAM作业边际之重要指针「读取边际」(SNM,Static Noise Margin)约提升16%,写入边际则提升约20%,而晶体管电子特性变化程度则降低约19%。

随着制程更精细化,SNM也随之降低。但是,在32 nm及22 nm世代仿真中,相较于未使用此技术的情况,确认SNM的提升在32 nm约为27%,在22 nm约为49%,表示可达成与65 nm相同的层级。此结果显示,此技术可望实现32 nm及后续世代之SRAM。

關鍵字: 瑞薩 
相关产品
瑞萨新款RA0 MCU系列具备超低功耗功能
IAR以开发环境支援瑞萨首款通用RISC-V MCU
瑞萨新款通用32位元RISC-V MCU采用自研CPU核心
瑞萨RZ/V2H MPU适用於具有视觉AI和即时控制功能的新一代机器人
瑞萨新款四通道影像解码器适用於车用摄影机环景应用
  相关新闻
» 晶创台湾办公室揭牌 打造台湾次世代科技国力
» 工研院突破3D先进封装量测成果 获德律、研创资本、新纤注资共创欧美科技
» A+计划补助电动车产业 驱动系统、晶片和SiC衍生投资3亿元
» 工研院主办VLSI TSA研讨会登场 聚焦异质整合与小晶片、高速运算、AI算力
» 国科会扩大国际半导体人才交流 首座晶创海外基地拍板布拉格
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8593LRUSGSTACUKH
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw