美商亞德諾(ADI)日前發表一套成功的鎖相迴路(PLL)電路設計與評估工具的新世代版本–ADIsimPLL 3.3版。ADIsimPLL 3.3版可以協助使用者對採用ADI PLL合成器家族的RF系統進行評估、設計以及排除問題,並且可以從ADI的網站免費下載。
與先前的版本完全相容的 ADIsimPLL 3.3版,乃是以前一版軟體工具的成功經驗為基礎而建構,再加入對16顆新元件的支援、經過提昇的相位雜訊模型建構精確度以及分數N型突波位準估算功能、還有對於該工具的新設計精靈、時間模擬引擎、與時域模擬等功能增強的特點。這些創新的特點進一步的省去了設計程序中耗費時間的重複作業,加快了產品上市的時間。
ADIsimPLL 3.3 版中所包括的全新元件有最近發表的ADF 4150HV與ADF 4158合成器;ADF 5000、ADF 5001、與ADF 5002 RF前置分頻器;具有整合式分數N型PLL的高整合度ADRF 670x正交調變器;具有整合式分數N型PLL與VCO的ADRF 660x混頻器;ADRF 6750正交調變器與ADRF 6655混頻器。為了要支援這些全新的高整合度解決方案,藉由分配VCO信號而取得額外頻率輸出的能力已經被包含在ADIsimPLL設計工具當中。對於工具中的模擬與評估能力也已經有顯著的改善與加強。相位雜訊模擬演算法則藉由增加了來自於數位分配器與相位偵測器的1/f相位雜訊貢獻而已經獲得改善,進而達成了從接近載波一直到寬頻雜訊層的高精確度相位雜訊預測。