帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera展示Cavium OCTEON多核心處理器的Interlaken互聯
 

【CTIMES/SmartAuto 報導】   2013年08月05日 星期一

瀏覽人次:【2409】

Altera公司宣佈,Stratix V FPGA的Interlaken矽智財(IP)核心實現了與Cavium OCTEON多核心處理器的交互操作。這一個成功的運作保證了晶片至晶片的前端互聯,更方便OEM做出元件選擇決定。

Cavium的解決方案和服務總監John Bromhead評論表示:「Altera靈活的Interlaken IP讓我們能夠迅速實現產品之間的交互操作。利用這一個解決方案,我們的客戶更有信心採用Altera FPGA和Cavium OCTEON處理器進行開發,這些元件將無縫地運作在一起。簡單方便的互通性也協助客戶滿足了嚴格的產品及時上市要求。」

Altera Interlaken IP核心能夠在大傳輸量運作在峰值負荷下,支援實現高性能。其特性包括:

-20多個參數和設置,可非常靈活的調整系統性能,而且性能可擴展,支援交互操作。

-資料速率和通路達到12.5G和x24通路

-提供標準和可訂製的Interlaken IP核心

-可交付完全整合IP,包括MAC、PCS和PMA層。

-相容Interlaken 1.2版的通訊協定定義

Altera產品行銷總監Alex Grbic評論表示:「我們靈活的Interlaken IP核心讓市場上的各種SoC、ASSP和ASIC元件介面能夠立刻使用Altera FPGA。展示與Cavium OCTEON元件的交互操作表明,我們提供了高品質的Interlaken IP,而且實現了我們對解決方案的承諾。」

Altera Interlaken IP核心非常適合用於存取、骨幹乙太網路和資料中心應用的數個Terabit路由器和交換器,這些應用要求IP可配置,以最佳化實現各種流量指標,並能夠擴展到下一代平臺。Interlaken IP包括Altera技術領先的收發器(PMA)、PCS和MAC層。PCS層在Stratix V和Arria V FPGA中得到了增強,進而協助客戶節省了30%到50%的FPGA邏輯資源。Interlaken IP不但節省了資源,還透過了大量的模擬驗證,能夠可靠的運作在內部和客戶平臺上。

關鍵字: Cavium OCTEON多核心處理器  Altera 
相關產品
Altera PowerSoC DC-DC降壓轉換器具有高功率密度、性能和可靠性
Altera公開整合HBM2 DRAM和FPGA的異質架構SiP元件
凌力爾特發表經驗證的Altera Arria 10 FPGA電源方案
Altera FPGA為RICOH SP 3600DN系列新款印表機提供支援
Altera經過認證28 nm FPGA、SoC和工具流程 加速IEC 61508相容設計
  相關新聞
» Ansys與台積電合作多物理平台 解決AI、資料中心、雲端和高效能運算晶片設計挑戰
» Microchip為太空應用提供搭配RISC-V架構耐輻射 PolarFire SoC FPGA
» 科思創發佈2024業績表現預測 持續擴大再生能源使用
» PCI-SIG正式公布PCIe 5.0和6.0的CopprLink電纜規範
» A+計劃補助電動車產業 驅動系統、晶片和SiC衍生投資3億元
  相關文章
» 樹莓派推出AI攝影機、新款顯示器
» 以爆管和接觸器驅動器提高HEV/EV電池斷開系統安全性
» 生成式AI引爆算力需求 小晶片設計將是最佳解方
» PCIe傳輸複雜性日增 高速訊號測試不可或缺
» 揮別續航里程焦慮 打造電動車最佳化充電策略

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.14.142.115
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw