帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
益華電腦與台積公司強化在16奈米 FinFET製程技術設計基礎架構上的合作關係
 

【CTIMES/SmartAuto 報導】   2013年04月13日 星期六

瀏覽人次:【2278】

全球電子設計創新領導廠商益華電腦(Cadence Design Systems, Inc.)宣布與台積公司簽署一份為期多年的協議,針對行動、網路架構、伺服器與FPGA應用軟體的先進製程設計,開發16奈米FinFET技術專屬設計基礎架構。這項深度合作在設計流程中比一般更早的階段便已展開,將有效地解決FinFET專屬的設計挑戰 – 從設計分析一直到signoff – 也將提供必須的基礎架構,實現超低功耗、高效能晶片。

FinFET有助於提供功耗、效能與面積(PPA)優勢,這是在16奈米和以下製程技術開發高度與眾不同SoC設計的必備要項。與一般平面FET截然不同,FinFET採用從基底突出的垂直鰭狀結構,眾多閘極包裹在鰭的上方與周圍,產生許多具備低洩漏電流與快速交換效能的電晶體。這長期的Cadence-TSMC合作關係將創建設計基礎架構,在行動與企業應用專屬的先進FinFET設計方面,滿足晶片設計人員所需的精準電氣特性與寄生模型的需求。

「FinFET裝置需要更高的精準度,從分析一直到signoff,這就是台積公司與Cadence在這項計畫上攜手合作的原因。」台積公司設計基礎架構行銷事業部資深協理Suk Lee表示:「這項合作將使設計人員能夠比過去更充滿自信地運用此項全新的製程技術,協助共同客戶達成功耗、效能與產品快速上市的目標。」

Cadence益華電腦晶片實現事業群資深副總裁徐季平表示:「建立這種複雜、開創性製程所需的設計基礎架構,需要晶圓廠與EDA技術創新廠商之間的密切協作。與FinFET技術領導者台積公司合作,Cadence貢獻獨家技術創新與專業,為設計人員提供所需的FinFET設計功能,讓高效能、具備電源效率的產品順利上市。」

關鍵字: FinFET  益華電腦(Cadence
相關產品
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
Cadence推出Tensilica浮點運算DSP系列 為運算密集應用提供可擴充效能
擴大支援高階AI影像應用 Cadence新DSP IP鎖定手機與車用裝置
  相關新聞
» SIG:2028年藍牙裝置年度總出貨量將達到75億台
» 群創強化半導體業務 建製下一世代3D堆疊半導體技術
» 羅姆旗下SiCrystal與意法半導體擴大SiC晶圓供貨協議
» 碩特THS系列產品躋身2023年度產品獎
» M31攜手台積電5奈米製程 發表MIPI C/D PHY Combo IP
  相關文章
» 以爆管和接觸器驅動器提高HEV/EV電池斷開系統安全性
» 生成式AI引爆算力需求 小晶片設計將是最佳解方
» PCIe傳輸複雜性日增 高速訊號測試不可或缺
» 揮別續航里程焦慮 打造電動車最佳化充電策略
» 高頻寬電源模組消除高壓線路紋波抑制干擾

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.15.25.32
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw