飛思卡爾半導體推出了QUICC Engine研發者開放計劃,本計劃協助開發者自由調配以QUICC Engine技術執行的飛思卡爾微程式碼,藉以支援多項工業標準通訊介面及協定。QUICC Engine技術為飛思卡爾的次世代通訊引擎,其設計目的在於讓處於主控地位的CPU (如內含PowerPC核心的PowerQUICC處理器)或是DSP擺脫會耗費大量頻寬的作業處理。該項技術首見於MPC8360E PowerQUICC II Pro系列處理器,亦可延伸至其它的飛思卡爾處理器架構當中。
QUICC Engine技術透過微程式碼,支援為數眾多的通訊協定及功能。其中包括了第一層的實體介面;第二層的終端、轉送及交互處理;第三層的交互處理及轉送;第四層的識別與轉送;IP/乙太網路與ATM通訊管理;以及服務品質保障(Quality of Service,QOS)等等。
飛思卡爾數位系統部門的副總裁暨總經理Lynelle McKay表示,「QUICC Engine 開放計劃不但讓研發者自由創造一般用途的飛思卡爾微程式碼,也可以針對特定的客戶需求研製以應用為主的微程式碼解決方案,此計畫的目的就是為了要解除QUICC Engine技術對應用可能性的限制。第三方的研發人員及客戶只需使用微程式碼即可達成嶄新的通訊處理功能,毋須另由應用技術中添加ASIC或FPGA元件。」
QUICC Engine開放計劃是飛思卡爾PowerQUICC架構生態中重要的一環,研發人員可經由飛思卡爾的授權協議參與該計劃。計劃的創始成員包括Arabella Software、DoGav Systems、IndusRAD Inc.及Wipro Technologies等公司。