美商亞德諾(ADI)推出AD9528 JESD204B時脈和SYSREF產生器,專為支援LTE(長期演進技術)和多載波GSM基地臺設計、軍用電子系統、RF測試儀器,與其他新興寬頻RF GSPS資料擷取信號鏈的時脈要求。使用JESD204B標準於高速轉換器到數位處理器介面,在許多先進的應用上變得越來越普遍,因為資料速率已經被推升到每秒數十億位元(Gb/s)的範圍內,況且多通道的同步和資料延遲時間管理變成系統必備。JESD204B介面的開發就是為了高資料率的系統設計需求,而AD9528時脈元件包含許多功能,可以支援並增強這個非凡的介面標準。
|
/news/2014/12/29/1114141410S.jpg |
AD9528提供一個低功耗、多輸出,具有低抖動性能的時脈分配功能,以及一個晶片內建的二級PLL和VCO。晶片內建的VCO可從3.6 GHz調整到4.0 GHz,加上輸入接收器和振盪器,均可提供單端和差動式操作。
AD9528提供與JESD204B相容的subclass 1 SYSREF,及確定性延遲時脈信號,並支援多種用於SYSREF信號產生的選項。最基本的是一個簡單的緩衝功能,其中使用者提供的SYSREF信號會扇出到SYSREF輸出接腳。當提供的是外部的SYSREF信號源時,AD9528也能夠同步SYSREF輸出到內部產生的時脈輸出,這對實現精確的確定性延遲是有必要的。AD9528還能夠在內部產生SYSREF信號源。AD9528支援連續信號SYSREF產生,以及「n-shot」脈波產生。n-shot產生在系統中是少不得的,因為連續信號可能會在由時脈驅動的資料轉換器,其輸出頻譜中造成無用的雜波。
當連接到恢復的系統參考時脈和VCXO時,AD9528產生12個範圍為1 MHz至400 MHz的低雜訊輸出,以及二個高達1.25 GHz的高速輸出。其中一個時脈輸出的頻率和相位與另一個時脈輸出相關,可以藉著在VCO的輸出,利用分頻器相位選擇功能,來增加半個信號週期的變化,做出一個無抖動,粗略時序的調整。每個SYSREF信號都有額外的相位偏移能力,這樣,在每個目標元件處,輸入最佳到達時間就變非常簡單。
AD9528可設計到寬頻射頻資料擷取應用產品中,並搭配ADI的AD9680雙通道14位元、1.0 GSPS JESD204B A/D轉換器。AD9528BCPZ採用72接腳LFCSP封裝,目前已供貨。(編輯部陳復霞整理)