發表人 內容
Clif
發表 發表於: 2007.08.22 11:35:14 AM    文章主題: Re: 多核心晶片就有多用途,設計時不妨多用新觀念,或是以應用來帶動設計模式.

這樣的多核心設計架構應用在消費電子領域,如何降低晶片設計後投產的失敗率?亦即如何降低NRE〈Non-Recurring Engineering〉?如何縮短設計驗證除錯調校的TAT〈Turn Around Time〉過程?在提高EDA工具互通性的功能上有沒有特殊的地方?就教於各位大大........
Hong Yi
發表 發表於: 2007.08.21 04:17:14 PM    文章主題: 多核心晶片就有多用途,設計時不妨多用新觀念,或是以應用來帶動設計模式.

多核心晶片可設計為超級電腦用,也可以設計為嵌入式的低功耗消費性電子應用。業者希望像摩爾定律一樣,每18個月多核心就會增加一倍,因此到了2014年估計就有內含1000 cores的多核心晶片問世,因此新的設計方法才能解決目前晶片結構的問題與瓶頸。
Tilera發表的Tile64多核心晶片,主要是用來做嵌入式的應用,特別是作為多媒體的用途,例如視訊會議系統的處理,可以避免尷尬的delay現象。Tile64的設計架構如下圖:(實體是由台積電以90奈米技術所代工生產的)