|
西门子与台积电合作协助客户实现最隹化设计 (2023.10.12) 西门子数位化工业软体宣布与台积电深化合作,展开一系列新技术认证与协作,多项西门子 EDA 产品成功获得台积电的最新制程技术认证。
台积电设计基础架构管理部门负责人 Dan Kochpatcharin 表示:「台积电与包括西门子在?的设计生态系统夥伴携手合作 |
|
西门子提供EDA多项解决方案 通过台积电最新制程认证 (2023.05.10) 身为台积电的长期合作夥伴,西门子数位化工业软体日前在台积电2023 年北美技术研讨会上公布一系列最新认证,展现双方协力合作的关键成果,将进一步实现西门子EDA技术针对台积电最新制程的全面支援 |
|
西门子多款IC设计解决方案获台积电最新技术认证 (2022.06.28) 西门子数位化工业软体近期在台积电2022技术论坛上宣布,旗下多款先进工具已获得台积电最新技术认证。
其中,西门子Aprisa数位实作解决方案获得台积电业界领先的N5与N4制程认证 |
|
西门子加入IFS计划EDA联盟 提供最隹IC设计方案 (2022.02.22) 西门子数位化工业软体近日宣布,加入成为英特尔晶圆代工服务(IFS)加速计划中的EDA联盟特许成员。英特尔的IFS计划旨在建立完备的生态系统,基於IFS先进的制程技术,为新一代系统单晶片(SoC)提供设计与制造支援 |
|
西门子与台积电深化合作 3D IC认证设计达成关键里程 (2021.11.04) 西门子数位化工业软体,日前在台积电 2021开放创新平台 (OIP) 生态系统论坛中宣布,与台积电合作带来一系列的新产品认证,双方在云端支援 IC 设计,以及台积电的全系列 3D 矽晶堆叠与先进封装技术(3Dfabric)方面,已经达成关键的里程碑 |
|
西门子推出适用类比、数位及混合讯号IC设计的mPower电源完整性方案 (2021.10.12) 西门子数位化工业软体今天推出 mPower 电源完整性软体,此软体是业界首款也是唯一一款能为类比、数位及混合讯号 IC 提供几乎无限可扩充性的 IC 电源完整性验证解决方案,即便对于最大规模的 IC 设计,也可支援全面的电源、电迁移(EM)与压降(IR)分析 |
|
Mentor通过台积电最新3奈米制程技术认证 (2020.09.11) Mentor,a Siemens business近期宣布旗下多项产品线和工具已获得台积电(TSMC)最新的3奈米(N3)制程技术认证。
台积电设计建构管理处资深处长Suk Lee表示:「此次认证进一步突显了Mentor为双方共同客户以及台积电生态系统所创造的价值 |
|
Mentor加入O-RAN联盟 满足5G晶片的互操作性要求 (2020.06.16) 随着全球公共5G无线网路建设的继续,以及对私有5G无线网路关注度的增加,这些网路的部署速度和运营越来越依赖於跨多个供应商的成功互操作性。与此前的5G时代不同的是,现在的5G无线网路必须包含多个规格,每个规格都需要自己的一系列测试 |
|
Mentor Calibre和Analog FastSPICE平台通过台积电最新制程技术认证 (2020.05.26) Mentor,a Siemens business近期宣布,该公司的多项IC设计工具已获得台积电领先业界的N5和N6制程技术认证。此外,Mentor与台积电的合作关系已扩展到先进封装技术,可进一步利用Mentor Calibre平台的3DSTACK封装技术来支援台积电的先进封装平台 |
|
Mentor多项产品通过台积电的5nm/7nm制程认证 (2019.12.02) 在台积电2019开放创新平台(OIP)生态系统论坛上,Mentor宣布最近通过台积电认证、拥有优异的新功能以及为台积电最先进制程开发晶圆厂特定的实现方案一系列的工具,可使Mentor和台积电的共同客户受益,并有助於进一步扩展台积电持续成长的生态系统 |
|
Mentor扩展可支援台积电5奈米FinFET与7奈米FinFET Plus 制程技术的解决方案 (2018.11.20) Mentor今(20)天宣布其Mentor CalibreR nmPlatform 与Analog FastSPICE? (AFS?) 平台已通过台积电7奈米 FinFET Plus 与最新版本的5奈米FinFET制程认证。此外,Mentor 持续扩展Xpedition? Package Designer 和Xpedition Substrate Integrator 产品的功能,以支援台积电的先进封装技术 |
|
Mentor扩展可支援台积电5/7奈米FinFET Plus 制程技术的解决方案 (2018.11.19) Mentor今天宣布,该公司的Mentor Calibre nmPlatform 与Analog FastSPICE (AFS) 平台已通过台积电7奈米 FinFET Plus 与最新版本的5奈米FinFET制程认证。此外,Mentor 持续扩展Xpedition Package Designer 和Xpedition Substrate Integrator 产品的功能,以支援台积电的先进封装技术 |
|
Mentor强化支援台积电5nm、7nm制程及晶圆堆叠技术的工具组合 (2018.05.02) Mentor宣布该公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多项工具已通过台积电(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus制程的认证,Mentor 亦宣布,已更新其 Calibre nmPlatform工具,可支援台积电的Wafer-on-Wafer (WoW)晶圆堆叠技术,这些 Mentor工具以及台积电的新制程将能协助双方共同客户更快地为高成长市场实现矽晶创新 |
|
Mentor扩展台积电InFO与CoWoS设计流程解决方案协助推动IC创新 (2017.09.21) Siemens业务部门Mentor宣布,已为其Calibre nmPlatform、Analog FastSPICE (AFS) 平台、Xpedition Package Integrator和Xpedition Package Designer工具进行了多项功能增强,以支援台积电的创新InFO(整合扇出型)先进封装与 CoWoS (chip-on-wafer-on-substrate)封装技术 |
|
明导国际软体已通过台积电12FFC与7nm制程进一步认证 (2017.03.22) 明导国际(Mentor Graphics)宣布其Calibre平台((Calibre nmDRC、Calibre Multi-Patterning、 Calibre nmLVS、Calibre YieldEnhancer with SmartFill 和Calibre xACT? 工具)以及Analog FastSPICE (AFS)电路验证平台已通过台积电(TSMC)最新版本的12FFC制程认证 |
|
台积电与明导国际合作为新InFO技术变形提供设计与验证工具 (2017.01.12) 明导国际(Mentor Graphics)宣布该公司已与台积电(TSMC)就其Xpedition Enterprise平台以及Calibre平台扩展双方的合作关系,为台积电的InFO(整合扇出型)技术提供适用于多晶片与晶片─DRAM整合应用的设计与验证工具 |
|
Mentor增强对TSMC 7 奈米制程初期设计开发 (2016.03.28) Mentor Graphics公司宣布,藉由完成TSMC 10奈米FinFET V1.0认证,进一步增强和优化Calibre平台和Analog FastSPICE (AFS) 平台。此外,Calibre 和 Analog FastSPICE 平台已可应用在基于TSMC 7 奈米 FinFET 制程最新设计规则手册 (DRM) 和 SPICE 模型的初期设计开发和 IP 设计 |
|
Mentor协助三星代工厂10奈米FinFET制程优化工具和设计流程 (2016.03.11) Mentor Graphics公司(明导)宣布与三星电子合作,为三星代工厂10奈米FinFET制程提供各种设计、验证、测试工具及流程的优化。其中包括Calibre物理验证套件、Mentor Analog FastSPICE(AFS)平台、Olympus-SoC数位设计平台和Tessent测试产品套件 |
|
抢占2014行动商机 (2010.09.13) 处于行动风潮大起的今日,本刊记者应Global Press之邀走访矽谷,了解亚洲厂商在此波趋势中所能掌握的商机。除了前期所提到的网路骨干将转往电信级乙太网路、USB可望一统手机传输介面的两大趋势外,本期将把2014年前可期待的行动商机完整介绍 |
|
马儿好又不吃草 EDA工具加速不必牺牲性能 (2010.07.15) 消费性电子平均售价逐步降低的今日,半导体厂商的利润空间显得越来越难以掌握。根据IC insights于今年四月发布的统计数字,2008年以后,半导体商的市场虽仍在成长,但GDP下降的趋势却没有减缓 |