|
西門子與台積電合作 助客戶實現IC最佳化設計 (2023.10.12) 西門子數位化工業軟體宣佈與台積電深化合作,展開一系列新技術認證與協作,多項西門子 EDA 產品成功獲得台積電的最新製程技術認證。
台積電設計基礎架構管理部門負責人 Dan Kochpatcharin 表示:「台積電與包括西門子在地的設計生態系統夥伴攜手合作 |
|
西門子提供EDA多項解決方案 通過台積電最新製程認證 (2023.05.10) 身為台積電的長期合作夥伴,西門子數位化工業軟體日前在台積電2023 年北美技術研討會上公布一系列最新認證,展現雙方協力合作的關鍵成果,將進一步實現西門子EDA技術針對台積電最新製程的全面支援 |
|
西門子多款IC設計解決方案獲台積電最新技術認證 (2022.06.28) 西門子數位化工業軟體近期在台積電2022技術論壇上宣佈,旗下多款先進工具已獲得台積電最新技術認證。
其中,西門子Aprisa數位實作解決方案獲得台積電業界領先的N5與N4製程認證 |
|
西門子加入英特爾晶圓代工服務EDA聯盟 提供IC設計方案 (2022.02.22) 西門子數位化工業軟體近日宣布,加入成為英特爾晶圓代工服務(IFS)加速計劃中的EDA聯盟特許成員。英特爾的IFS計劃旨在建立完備的生態系統,基於IFS先進的製程技術,為新一代系統單晶片(SoC)提供設計與製造支援 |
|
西門子與台積電深化合作 3D IC認證設計達成關鍵里程 (2021.11.04) 西門子數位化工業軟體,日前在台積電 2021開放創新平台 (OIP) 生態系統論壇中宣布,與台積電合作帶來一系列的新產品認證,雙方在雲端支援 IC 設計,以及台積電的全系列 3D 矽晶堆疊與先進封裝技術(3Dfabric)方面,已經達成關鍵的里程碑 |
|
西門子推出適用類比、數位及混合訊號IC設計的mPower電源完整性方案 (2021.10.12) 西門子數位化工業軟體今天推出 mPower 電源完整性軟體,此軟體是業界首款也是唯一一款能為類比、數位及混合訊號 IC 提供幾乎無限可擴充性的 IC 電源完整性驗證解決方案,即便對於最大規模的 IC 設計,也可支援全面的電源、電遷移(EM)與壓降(IR)分析 |
|
Mentor通過台積電最新3奈米製程技術認證 (2020.09.11) Mentor,a Siemens business近期宣佈旗下多項產品線和工具已獲得台積電(TSMC)最新的3奈米(N3)製程技術認證。
台積電設計建構管理處資深處長Suk Lee表示:「此次認證進一步突顯了Mentor為雙方共同客戶以及台積電生態系統所創造的價值 |
|
Mentor加入O-RAN聯盟 滿足5G晶片的互操作性要求 (2020.06.16) 隨著全球公共5G無線網路建設的繼續,以及對私有5G無線網路關注度的增加,這些網路的部署速度和運營越來越依賴於跨多個供應商的成功互操作性。與此前的5G時代不同的是,現在的5G無線網路必須包含多個規格,每個規格都需要自己的一系列測試 |
|
Mentor Calibre和Analog FastSPICE平台 通過台積電最新製程認證 (2020.05.26) Mentor(西門子旗下子公司)近期宣佈,該公司的多項IC設計工具已獲得台積電領先業界的N5和N6製程技術認證。此外,Mentor與台積電的合作關係已擴展到先進封裝技術,可進一步利用Mentor Calibre平台的3DSTACK封裝技術來支援台積電的先進封裝平台 |
|
Mentor多項產品通過台積電5nm/7nm製程認證 (2019.12.02) 在台積電2019開放創新平台(OIP)生態系統論壇上,Mentor宣佈最近通過台積電認證、擁有優異的新功能以及為台積電最先進製程開發晶圓廠特定的實現方案一系列的工具,可使Mentor和台積電的共同客戶受益,並有助於進一步擴展台積電持續成長的生態系統 |
|
Mentor擴展可支援台積電5奈米FinFET與7奈米FinFET Plus 製程技術的解決方案 (2018.11.20) Mentor今(20)天宣佈其Mentor CalibreR nmPlatform 與Analog FastSPICE (AFS) 平台已通過台積電7奈米 FinFET Plus 與最新版本的5奈米FinFET製程認證。此外,Mentor 持續擴展Xpedition Package Designer 和Xpedition Substrate Integrator 產品的功能,以支援台積電的先進封裝技術 |
|
Mentor擴展可支援台積電5/7奈米FinFET Plus 製程技術的解決方案 (2018.11.19) Mentor今天宣佈,該公司的Mentor Calibre nmPlatform 與Analog FastSPICE (AFS) 平台已通過台積電7奈米 FinFET Plus 與最新版本的5奈米FinFET製程認證。此外,Mentor 持續擴展Xpedition Package Designer 和Xpedition Substrate Integrator 產品的功能,以支援台積電的先進封裝技術 |
|
Mentor強化支援台積電5nm、7nm製程及晶圓堆疊技術的工具組合 (2018.05.02) Mentor宣佈該公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多項工具已通過台積電(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus製程的認證,Mentor 亦宣佈,已更新其 Calibre nmPlatform工具,可支援台積電的Wafer-on-Wafer (WoW)晶圓堆疊技術,這些 Mentor工具以及台積電的新製程將能協助雙方共同客戶更快地為高成長市場實現矽晶創新 |
|
Mentor擴展台積電InFO與CoWoS設計流程解決方案協助推動IC創新 (2017.09.21) Siemens業務部門Mentor宣佈,已為其Calibre nmPlatform、Analog FastSPICE (AFS) 平台、Xpedition Package Integrator和Xpedition Package Designer工具進行了多項功能增強,以支援台積電的創新InFO(整合扇出型)先進封裝與 CoWoS (chip-on-wafer-on-substrate)封裝技術 |
|
明導國際軟體已通過台積電12FFC與7nm製程進一步認證 (2017.03.22) 明導國際(Mentor Graphics)宣佈其Calibre平台((Calibre nmDRC、Calibre Multi-Patterning、 Calibre nmLVS、Calibre YieldEnhancer with SmartFill 和Calibre xACT? 工具)以及Analog FastSPICE (AFS)電路驗證平台已通過台積電(TSMC)最新版本的12FFC製程認證 |
|
台積電與明導國際合作為新InFO技術變形提供設計與驗證工具 (2017.01.12) 明導國際(Mentor Graphics)宣佈該公司已與台積電(TSMC)就其Xpedition Enterprise平台以及Calibre平台擴展雙方的合作關係,為台積電的InFO(整合扇出型)技術提供適用於多晶片與晶片─DRAM整合應用的設計與驗證工具 |
|
Mentor增強對TSMC 7 奈米製程初期設計開發 (2016.03.28) Mentor Graphics公司宣佈,藉由完成TSMC 10奈米FinFET V1.0認證,進一步增強和優化Calibre平台和Analog FastSPICE (AFS) 平台。此外,Calibre 和 Analog FastSPICE 平台已可應用在基於TSMC 7 奈米 FinFET 製程最新設計規則手冊 (DRM) 和 SPICE 模型的初期設計開發和 IP 設計 |
|
Mentor協助三星代工廠10奈米FinFET製程優化工具和設計流程 (2016.03.11) Mentor Graphics公司(明導)宣佈與三星電子合作,為三星代工廠10奈米FinFET製程提供各種設計、驗證、測試工具及流程的優化。其中包括Calibre物理驗證套件、Mentor Analog FastSPICE(AFS)平台、Olympus-SoC數位設計平台和Tessent測試產品套件 |
|
搶佔2014行動商機 (2010.09.13) 處於行動風潮大起的今日,本刊記者應Global Press之邀走訪矽谷,了解亞洲廠商在此波趨勢中所能掌握的商機。除了前期所提到的網路骨幹將轉往電信級乙太網路、USB可望一統手機傳輸介面的兩大趨勢外,本期將把2014年前可期待的行動商機完整介紹 |
|
馬兒好又不吃草 EDA工具加速不必犧牲性能 (2010.07.15) 消費性電子平均售價逐步降低的今日,半導體廠商的利潤空間顯得越來越難以掌握。根據IC insights於今年四月發布的統計數字,2008年以後,半導體商的市場雖仍在成長,但GDP下降的趨勢卻沒有減緩 |