相關物件共 2 筆
|
(您查閱第 頁資料, 超過您的權限, 請免費註冊成為會員後, 才能使用!) |
|
Silicon Labs PCI Express時脈抖動計算工具簡化時序設計 (2016.01.04) Silicon Labs(芯科實驗室)推出一款免費的軟體工具,使工程師僅需透過幾次簡單的點選操作就能夠輕鬆快速從示波器資料檔案中計算出PCI Express(PCIe)時脈抖動結果,進而易於驗證PCIe規範相容性,並縮短系統開發時間 |
|
為時脈應用選擇合適的PLL振盪器 (2014.10.24) 前言
對於效能密集型應用(例如FPGA和乙太網PHY時脈)來說,評估和選擇合適的PLL振盪器,以最小化相位雜訊和抖動峰值是必要的。
十幾年前,頻率控制產業推出了基於鎖相迴路(PLL)的振盪器,這是一項開創性新技術,採用了傳統晶體振盪器(XO)所沒有的多項特性 |
|
|