|
是德、新思与Ansys推出台积电4nm RF FinFET制程叁考流程 (2023.10.05) 是德科技、新思科技和宣布,为台积电最先进的4奈米射频FinFET制程技术TSMC N4P RF,推出全新的叁考设计流程。此叁考流程基於Synopsys客制化设计系列家族 (Synopsys Custom Design Family),并整合了Ansys多物理平台,为寻求具有更高预测准确度和生产力的开放式射频设计环境的客户,提供完整的射频设计解决方案 |
|
是德联合新思与安矽思推出79 GHz毫米波设计叁考流程 (2023.05.11) 是德科技(Keysight Technologies Inc.)联合新思科技(Synopsys)和安矽思科技(Ansys),共同推出适用於16奈米精简型制程技术(16FFC)的全新79 GHz毫米波射频设计叁考流程,可加速实现可靠的79 GHz收发器积体电路(IC) |
|
Ansys、新思与是德为台积电 16FFC制程开发全新毫米波射频设计流程 (2022.11.02) 为满足 5G/6G SoC 严格的性能和功耗需求,Ansys 、新思科技(Synopsys)和是德科技(Keysight)宣布推出针对台积电 16nm FinFET Compact (16FFC)技术的全新毫米波(mmWave)射频(RF)设计流程 |
|
工研院携手新思启用AI晶片设计实验室 目标缩短50%开发时程 (2020.10.21) 人工智慧(AI)预计是下一个十年最重要的技术。为协助台湾半导体产业在AI及5G新一波科技中取得发展优势,工研院与新思科技携手合作成立人工智慧晶片设计实验室(AI Chip Design Lab) |
|
是德Ixia 与新思推出可扩充网路系统晶片验证解决方案 (2019.07.25) 新思科技(Synopsys Inc.)和是德科技(Keysight Technologies Inc.)业务部门 Ixia,日前宣布双方将展开为期多年的策略合作计画,以便利用最新的模拟和虚拟测试技术,颠覆复杂网路系统晶片(SoC)的系统验证流程 |
|
新思科技推出台积电7奈米制程的ADAS应用车用级IP (2018.10.16) 新思科技近日宣布针对台积公司7奈米FinFET制程推出车用级DesignWare控制器(controller)与PHY IP。DesignWare LPDDR4x、MIPI CSI-2 与D-PHY、PCI Express 4.0以及security IP实现针对台积公司7奈米制程的先进汽车设计规则,以符合ADAS与自动化驾驶SoC对可靠性与运作的严格要求 |
|
台积电与新思合作推出高效能运算平台创新科技 (2016.10.17) 新思科技(Synopsys)宣布与台积电合作推出针对高效能运算(High Performance Compute)平台之创新技术,这些新技术是由新思科技与台积电合作之7奈米制程Galaxy设计平台的工具所提供 |
|
抢攻嵌入式应用新思推全新ARC核心架构 (2013.11.20) 相较于行动运算市场的应用处理器市场已经几乎由ARM阵营所囊括,在嵌入式系统领域,处理器阵营的比重则较为多元,依据Linley Group的统计,嵌入式处理器市场的比重,ARM依然居于龙头位置,约有57%的位置,而位居第二的ARC架构,则有19% |
|
新思20周年庆:乐观看待台湾半导体产业 (2011.06.15) 为庆祝台湾新思科技(Synopsys)成立二十周年庆,该公司的全球总裁暨营运长陈志宽近期访台并于今(15)日记者会中,针对目前产业发展的议题提供一些经验及看法。
陈志宽表示,台湾由于半导体整体产业的基础深厚,以及具备有完整的产业供应键的优势,在成本管理绩效较佳,因此也较能针对市场需求具有高弹性及快速的反应 |
|
台湾新思20周年赞助百万森林种树活动做环保 (2011.05.05) 为提倡节能减碳爱地球及庆祝成立20周年,台湾新思科技(Synopsys Taiwan)于日前参与「百万森林在台北、种树救地球」活动,两百多名员工及其亲友在台北市福德坑环保复育公园种植600棵的树苗,为减缓全球暖化,尽一份心力 |
|
芯片制程与设计再上高峰 EDA工具对应出招 (2008.08.06) 制程细微化之后,不单只芯片开发者面临严峻的考验,代工厂与设备业者也同样备感压力。包含曝光、蚀刻、成膜、溅镀等制程技术,都必须再提高一个档次,同时要避免过高的失败率 |
|
捷码、明导与新思共同推出统一功率格式产品 (2008.02.01) 捷码科技有限公司(Magma Design Automation Inc.)、明导国际(Mentor Graphics Corporation)和新思科技(Synopsys, Inc.),宣布三家公司将共同推出符合Accellera发展的统一功率格式标准UPF 1.0的低功率EDA(电子设计自动化)工具组,包括这三家公司制造的各种实作与验证工具 |
|
台湾IC设计服务发展现况与趋势 (2002.10.05) 虽然全球设计服务的市场规模仍持续扩大,但IC设计服务业的进入技术门坎并不高,因此在激烈竞争下,业者找唯有加强提升本身的技术层级,使其有能力承接利润较高的高阶产品订单 |
|
新思的PrimeTime获选ASIC设计工具 (2002.07.10) 集成电路设计的厂商,新思科技10日宣布,德州仪器已经将PrimeTime的延迟计算工具纳为其Pyramid ASIC设计流程中的标准化工具.采用PrimeTime的延迟计算工具,德州仪器为横跨数字设计流程的延迟计算与静态时序分析,发展出一套前后一致、统一的方法 |