账号:
密码:
CTIMES / Xilinx
科技
典故
功成身退的DOS操作系统

尽管DOS的大受欢迎,是伴随IBM个人PC的功成名就而来,不过要追溯它的起源,可要从较早期的微处理器时代开始说起。
百度在全新公有云加速服务上部署Xilinx FPGA (2017.07.05)
美商赛灵思(Xilinx)今日宣布百度在其全新公有云加速伺服器中部署了赛灵思FPGA。百度FPGA云端伺服器是百度云推出的一项全新服务,其采用赛灵思Kintex FPGA、工具和软体,能满足发展及部署於包含机器学习和资料安全等硬体加速的资料中心应用之需求
Xilinx Spartan-7 FPGA宣布进入量产阶段 (2017.05.11)
美商赛灵思(Xilinx)宣布Spartan-7系列FPGA现已开放订购并可依据标准作业时程安排出货。作为赛灵思旗下成本最佳化型产品系列的关键成员,该元件系列旨在通过提供低成本与低功耗的产品以满足成本敏感型市场的需求,同时以业界领先的效能功耗比,针对I/O互联进行了最佳化
Xilinx Spartan-7 FPGA宣布进入量产阶段 (2017.05.11)
美商赛灵思(Xilinx)宣布Spartan-7系列FPGA现已开放订购并可依据标准作业时程安排出货。作为赛灵思旗下成本最佳化型产品系列的关键成员,该元件系列旨在通过提供低成本与低功耗的产品以满足成本敏感型市场的需求,同时以业界领先的效能功耗比,针对I/O互联进行了最佳化
Xilinx广泛部署动态可重组技术 (2017.04.21)
美商赛灵思(Xilinx)推出的Vivado设计套件HLx 2017.1版中广泛纳入部分可重组(Partial Reconfiguration) 技术,为包括有线与无线连网、测试与量测、航太与国防、汽车、及资料中心等广泛领域的应用,提供动态的现场升级优势以及更高的系统整合度
Xilinx借reVISION拓展至视觉导向机器学习应用 (2017.03.20)
美商赛灵思(XILINX) 于Embedded World大会上发布Xilinx reVISION堆叠技术,宣布将赛灵思技术拓展至广泛的视觉导向机器学习应用范畴,完整了最新Reconfigurable Acceleration Stack可重组加速堆叠解决方案,协助用户从边缘到云端都能运用赛灵思技术大幅扩展机器学习的部署
Xilinx揭晓RF级类比技术 实现5G无线整合及架构突破 (2017.03.06)
美商赛灵思(Xilinx)日前宣布透过在其16奈米 All Programmable MPSoC 中加入射频(RF)级类比技术,实现了5G无线整合及架构上的突破。 Xilinx全新All Programmable RFSoC 去除了离散资料转换器,可将5G Massive-MIMO与毫米波无线回程应用功耗和占用容量减少50至75%
亚马逊EC2 F1采用赛灵思最新16奈米 UltraScale+系列FPGA (2016.12.09)
Xilinx FPGA将部署于最新亚马逊 EC2 F1执行个体,以加速基因研究、财务分析、影像处理、巨量资料、安全以及机器学习推论。 美商赛灵思(Xilinx)宣布其16奈米UltraScale+系列FPGA将部署于亚马逊云端网路服务(AWS)之全新Amazon Elastic Cloud Compute(Amazon EC2) F1执行个体类型
Xilinx推出开发者专区加速嵌入式视觉创新 (2016.12.02)
美商赛灵思(Xilinx)日前推出针对软体、硬体、以及系统开发人员的嵌入式视觉开发者专区(Embedded Vision Developer Zone),以加速生产力,并打造All Programmable差异化嵌入式视觉应用
Xilinx揭橥最新16奈米Virtex UltraScale+系列FPGA设计细节 (2016.11.14)
为满足密集型运算应用的需求,美商赛灵思(Xilinx)公布搭载高频宽记忆体(HBM)及快取同调汇流互连架构加速器(CCIX)的16奈米Virtex UltraScale+系列FPGA设计细节。此系列支援HBM的FPGA元件拥有最高记忆体频宽,能提供较DDR4 DIMM高20倍的记忆体频宽,更比业界采相同记忆体技术之产品每位元低4倍功耗
Xilinx于SC16 大会推出针对云端级应用的可重组加速方案 (2016.11.09)
美商赛灵思(Xilinx)宣布将于SC16大会展出针对云端级应用的可重组加速方案。透过一系列的展示与说明,赛灵思将与其产业生态系伙伴一同展现赛灵思All Programmable技术何以适用于运算密集型的资料中心作业负载
百度资料中心采用Xilinx FPGA 加速机器学习应用 (2016.10.20)
美商赛灵思(Xilinx)宣布,全球中文互联网搜寻引擎供应商百度正采用赛灵思FPGA,以加速其中国资料中心的机器学习应用。两家公司正合作进一步扩大FPGA加速平台的部署规模
Xilinx因应CCIX联盟会员数扩增 释出标准技术规格 (2016.10.18)
美商赛灵思(Xilinx)宣布快取同调汇流互连加速器联盟(CCIX Consortium)扩增会员数达三倍,同时向会员释出首版标准技术规格。联盟创始会员包含AMD、ARM、华为、IBM、迈络思、高通及赛灵思等聚首迎接矽晶片供应商及设计、验证、软体、系统领域等产业生态系伙伴: *安诺电子(Amphenol Corp
Xilinx嵌入式视觉与工业物联网等应用扩充成本最佳化产品系列 (2016.09.29)
美商赛灵思(Xilinx)宣布为嵌入式视觉、工业物联网等各类应用,扩展成本最佳化晶片产品系列。目前嵌入式视觉与工业物联网应用需要收集、统计并分析来自各种感测器资料,以获得可行的讯息洞见
Xilinx Zynq UltraScale+ MPSoC可搭配Android开放原始码5.1作业系统 (2016.06.21)
美商赛灵思(Xilinx)宣布Android 5.1(Lollipop)已可支援 Zynq UltraScale+ MPSoC。透过其硬体支持计划,Mentor Graphics运用其在异质多核心平台上丰富的Andr​​oid经验,成功移植Android开放原始码计划(AOSP)于Zynq UltraScale+ MPSoC上执行
Xilinx Zynq UltraScale+ MPSoC可搭配Android开放原始码5.1作业系统 (2016.06.21)
美商赛灵思(Xilinx)宣布Android 5.1(Lollipop)已可支援 Zynq UltraScale+ MPSoC。透过其硬体支持计划,Mentor Graphics运用其在异质多核心平台上丰富的Andr​​oid经验,成功移植Android开放原始码计划(AOSP)于Zynq UltraScale+ MPSoC上执行
Xilinx推出新型双核元件扩大Zynq UltraScale+ MPSoC系列 (2016.06.20)
美商赛灵思(Xilinx)宣布Zynq UltraScale+ MPSoC系列元件新增新型双核产品。全新双核「CG」系列产品将提升Zynq MPSoC产品系列的扩充性,包含双应用与即时处理器组合等功能。此双核元件以较低成本门槛,为现有的Zynq UltraScale+系列增加处理扩充能力,其提供四组ARM Cortex-A53、两组Cortex-R5、一组绘图处理单元及一组视讯编码单元​​
Xilinx推出SDSoC开发环境2016.1版 (2016.06.15)
新版本透过系统级特性设定工具加速C/C++架构编程并减少50%端对端编译时间 美商赛灵思(Xilinx)推出SDSoC开发环境2016.1版,其可让Zynq系列SoC及MPSoC运用C/C++语言进行软体定义编程,并支援近期新推出的16nm Zynq UltraScale+ MPSoC
多路输出可编程时脉简化嵌入式多处理器设计 (2016.05.13)
针对今日多处理器FPGA/SoC的设计,提供多个不相关的时脉,对设计者来说是一个复杂的挑战;具独立输出频率的用户可编程时脉积体电路(IC)及格式提供了解决方案。
Xilinx扩充SmartConnect技术 为16nm UltraScale元件提升高效 (2016.04.21)
美商赛灵思(Xilinx)推出搭载SmartConnect技术扩充的Vivado设计套件的HLx 2016.1版,其能为UltraScale与UltraScale+元件产品系列提升效能表现。 Vivado Design Suite 2016.1版内含SmartConnect技术扩充,可解决数百万高密度系统逻辑单元设计的互连瓶颈,让UltraScale与UltraScale+元件产品系列在高利用率的同时,可额外提升20%至30%的效能
Xilinx与IBM透过SuperVessel开发环境实现FPGA加速 (2016.04.08)
美商赛灵思(Xilinx)与IBM联合将透过SuperVessel OpenPOWER开发云端平台实现FPGA加速。透过内建在SuperVessel中的赛灵思SDAccel开发环境,可实现巨量资料分析与机械学习等高效能需求应用的开发

  十大热门新闻

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw