半導體學院-低雜訊類比積體電路設計

2007年06月27日 星期三 【科技日報報導】
活動名稱: 半導體學院-低雜訊類比積體電路設計
開始時間: 六月二十六日(二) 18:30 結束時間: 七月三十一日(二) 21:30
主辦單位: 經濟部工業局
活動地點: 新竹市大學路1001號交大工程四館
聯絡人: 鄧干城 聯絡電話: 03-462-0510
報名網頁:
相關網址: http://www.idb-si.net/DesktopDefault.aspx?tabid=9&ItemID=555

�s�i

課程內容:本課程首先介紹半導體元件內各種電子雜訊的物理成因,以及和Noise Figure的關係。接著再引用各種類比電路(諸如amplifiers, A/D, D/A, voltage-reference, current source/sink, comparator)的基本結構說明如何從事低雜訊電路設計的工作。最後會針對矽基板雜訊的特性說明如何從事低雜訊混合訊號IC的設計。


關鍵字: 經濟部工業局