账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
类比/混合讯号之内建式自我测试电路
 

【作者: 陳昱辰】2005年07月05日 星期二

浏览人次:【12259】

近十几​​年来随着半导体制程技术不断地进步,单一积体电路内含的电晶体数目就如同指数般跳升增加,为了符合以消费者为导向的个人化、行动化以及便利性的需求,那些原本散布在印刷电路板(PCB)上的元件也陆续被整合到一个晶片之中,使得崁入式核心(embedded core)与系统单晶片(system-on-a-chip;SoC)已渐渐成为超大型积体电路设计的潮流。一个高度整合的系统单晶片(SoC)也就应运而生。


可量测性电路设计需求

然而,在电路设计要求功能强大且又快又好的趋势下,IC设计厂商也不得不对外取得矽电路设计智慧财产区块(SIP;矽智产),对于如何验证与修改外部取得的矽智产以符合自己公司需求亦为IC设计厂商的重点。相对于电路设计者而言,也必须在设计之初就考量如何验证电路的正常功能,也因此可量测性设计(Design for Testability;DfT)的技术亦显得日益重要。为满足系统单晶片在消费性应用上低成本的需求,与增加设计测试复杂度的同时,又必须降低测试成本,IC自我测试技术也就应运而生。包括边界扫描(Boundary Scan)、自动测试向量产生电路(ATPG)、错误模拟测试工具(Fault Simulation)及内建自我测试(Built-in Self Test;BIST),如(图一)等解决方案。在众多自我测试技术的方法中又以内建式自我测试(BIST)能同时满足复杂度与低成本的要求。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BMCIDAZ2STACUKR
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw