账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Silicon Labs.推出低抖动性埠卡时钟集成电路
 

【CTIMES / SMARTAUTO ABC_1 报导】    2001年07月05日 星期四

浏览人次:【4317】

电子零件代理商益登科技,其代理线之一Silicon Laboratories日前宣布针对SONET/SDH埠卡推出Si5364精确时钟集成电路,这是该公司为了简化高速通信系统而设计的最新版本系列产品。Si5364是一种完整的高性能时钟生成器,它基于Silicon Labs的专利DSPLL技术,可产生超低抖动基准时钟,适用于现有的2.5 Gbps、10 Gbps和40 Gbps光纤埠卡。该款单片IC可提供兼容Stratum 2/3/3E标准的保护性转换,并可在OC-192应用中同时产生4个输出基准时钟,且抖动时间小于0.25ps(典型RMS)。与现有解决方案相比,Si5364所需板卡空间缩小十倍。

另外,Si5364采用Silicon Labs的专利SiLECT技术使「无接触」(Hitless)转换与时钟合成电路实现整合。紧随业界高整合度的发展趋势,Silicon Labs是在单颗芯片中提供这种功能的唯一供货商,并同时保持SONET/SDH应用的高水平抖动性能。由于其高性能、高整合度、低电耗和小尺寸,Si5364是面向SONET/SDH光纤线路适配卡、万亿比特路由器和其他高速联网设备的最完整时钟解决方案,这些设备都要求生成超低抖动时钟。

现在,采用Si5364单片IC可以实现超低抖动时钟生成,而之前只有采用晶体或基于电压可控振荡器的声表面波(SAW)实现的离散模拟锁相回路(PLL)方案才可实现,不仅造价高昂,而且使用困难。透过Silicon Labs基于DSPLL的架构,可采用数字信号处理技术实现业界最佳之抖动性能,无需外挂回路滤波器件,且封装体积小。这将节省板卡空间,并提高时钟抖动性能,剔除传统PLL实现方案中常见的杂音介入问题。与此同时,由于Si5364采用小型11x11毫米100球栅数组(BGA)封装,因此,器件放置和布局相当灵活。

關鍵字: 益登科技  Silicon Laboratories  定时器/频率产生器 
相关新闻
益登科技携手Silicon Labs前进印度 推广创新无线连接技术
Enovix签署协议为混合实境头戴式装置提高电池效能
Innoviz与益登科技合作拓展大中华区业务
Silanna Semiconductor与益登科技宣布合作 联手应对电源管理挑战
Silanna Semiconductor成立电源管理设计中心 拓展亚洲市场
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BN1ZT8FCSTACUKD
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw