账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
信号完整性问题成奈米IC设计最大挑战
 

【CTIMES / SMARTAUTO ABC_1 报导】    2004年05月14日 星期五

浏览人次:【883】

据EE Times网站报导,在2004年电子设计流程研讨会(Electronic Design Processes 2004 workshop;EDP-2004)中,奈米制程下的IC的讯号完整性问题成为会中讨论焦点。安捷伦(Agilent)微处理器设计方法经理Jay McDougal表示,该公司ASIC产品部门首次由0.13微米制程进入90奈米芯片设计时,即遭遇到严重的讯号完整性问题。

该报导指出,包括串扰引发的延迟、尖刺和功率噪声等问题在90奈米时代都更为严重,使设计收敛难于实现。尽管目前市面上有EDA工具可解决以上问题,但真正的解决方案还在于方法论和教育方面。设计师需要为讯号完整性收敛留更多时间,对问题有更好的了解和认识,采用讯号完整性避免技术及深入到事件背后来进行分析。

除安捷伦之外,东芝也在奈米制程遭遇困难;该公司遇到的最大问题是讯号完整性引起的设计改变。东芝系统单芯片设计技术经理Takashi Yoshimori表示,更精确的讯号完整性及其延迟变化分析成为重要关键;目前,东芝采用CeltIC用于串扰分析,以及Cadence的 VoltageStorm SoC用于IR压降分析。

EDA业者也对这样的现象表示赞同,Cadence时序和讯号完整性市场部总监Jim McCanny即表示,一些与制程相关的问题使90奈米的讯号完整性变得恶劣;在0.13微米,75%的电容器有可能来自于相邻线路,而在90奈米,这个数字变成了80%。看起来差别不大,但实际上却影响甚巨。

相关新闻
AI伺服器和车电助攻登顶 估2024年陆资PCB产值达267.9亿美元
联合国气候会议COP29即将闭幕 聚焦AI资料中心节能与净零建筑
MIPS:RISC-V架构具备开放性与灵活性 满足汽车ADAS运算高度需求
应材於新加坡举行节能运算高峰会 推广先进封装创新合作模式
15队齐聚邮政大数据黑客松竞赛 限36小时夺奖金120万元
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BN6PJ5OQSTACUK6
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw