帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
萊迪思全新FPGA軟體方案Propel 支援RISC-V IP低功耗設計
 

【CTIMES/SmartAuto 吳雅婷 報導】   2020年06月18日 星期四

瀏覽人次:【4327】

低功耗FPGA大廠萊迪思半導體(Lattice Semiconductor)近日推出全新FPGA軟體解決方案Lattice Propel,提供擴充RISC-V IP及更多類型周邊元件的IP函式庫,並以「按建構逐步校正」(correct-by-construction)開發工具協助設計工作,進一步實現FPGA開發自動化。

萊迪思最新推出的Lattice Propel開發工具包含兩大特色:IP整合工具Lattice Propel Builder,以及軟體開發工具Lattice Propel SDK。

Lattice Propel Builder透過提供更完備的GUI和命令列工具,讓FPGA開發商能夠輕鬆以拖移IP區塊(block)方式進行處理器設計,該開發環境更能自動連線並產生代碼,例如Verilog。

Lattice Propel SDK則具備軟體套件建構、編譯、分析和除錯的應用程式,並以軟體函式庫與開發板級提供支援,讓軟體開發人員能在硬體就緒前進行軟體設計,加速產品上市時程。

萊迪思半導體亞太區現場技術支援總監蒲小雙表示:「Lattice Propel是首個支援RISC-V的基於快閃記憶體和SRAM的FPGA平台,透過優化RISC-V核心,萊迪思推出的最新FPGA開發環境能協助進行更高效能與更小尺寸的處理器開發工作。」

他進一步表示,開源指令集架構RISC-V在嵌入式應用中廣泛獲得採用,Lattice Propel首款支援的元件MachXO3D也能開放設計軟體指令集,以RISC-V架構進行設計能方便實現軟體遷移,增加設計彈性。

目前Lattice Propel支援八個IP核心,包含一顆支援RISC-V RV32I,以及四顆可支援AMBA匯流排架構(Advanced Microcontroller Bus Architecture)的核心。

此外,萊迪思將於6月24日及6月30日舉行網路研討會,介紹如何使用其最新軟體開發工具Lattice Propel。

關鍵字: FPGA  RISC-V  萊迪思 
相關新聞
Google持續投入資源 推動Trillium TPU的技術發展
應對NVIDIA Blackwell問世 競爭對手需強化自身AI平台推理能力
蘇姿丰於AI PC創新峰會預言 今年將見證AI應用爆發式增長
2025年進入AI PC快速部署期 40TOPS將成為新機種標配
RISC-V生態系快速擴張 從物聯網邁向高效能運算
相關討論
  相關文章
» 感測元件的技術與應用
» 感測,無所不在
» 微控制器的AI進化:從邊緣運算到智能化的實現
» 半導體產業未來的八大關鍵趨勢
» 驅動智慧交通的關鍵引擎 解析C-V2X發展挑戰


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2025 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.217.134.107
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw