全球知名高效能积体电路解决方案厂商-柏士半导体(Cypress Semiconductor)近期推出第三代可编程时脉产生器Multiclock CY27EE16样本。新型Multiclock CY27EE16拥有一个内建的充电引擎,设计人员可以不使用外部编程电压也不需求助于外部编程人员,即能自行进行编程或重新编程已嵌入系统的元件。 Cypress提供搭配新型CyberClocks时脉开发工具的完整时序解决方案,可支援Cypress全系列编程时脉工具。
柏士半导体表示,新型CY27EE16可协助系统设计人员透过个人电脑的编程模拟环境与即时模式,进行客制化设计。 CY27EE16亦可透过符合业界标准的I2C介面进行现场编程,其内含2Kbit的EEPROM记忆体,负责储存时脉组态资料,亦搭载16Kbit的独立EEPROM记忆体,系统设计人员可运用这套「额外」的记忆体储存系统资讯,包括改版层级、服务代码、软体更新资讯、或任何其它可变更的资讯,且不需使用额外的记忆体晶片。此外,设计人员可运用16Kbit的记忆体在单一元件中建立多组时脉组态,例如客户可在任何时间储存8组不同的展频设定档。
Cypress公司时脉技术部门行销经理John Wunner 表示,「Cypress的时脉解决方案能协助各种应用产品节省成本与机板空间,其中包括各种消费性电子与通讯系统。我们将领导优势扩展至下一代时脉技术,不仅提供先进的功能,同时可大幅简化使用CyberClock软体研发工具的设计流程。」
柏士半导体表示,CyberClocks软体针对可编程时脉的设定提供一套「黑箱」作业模式,能有效简化时脉设计的流程。相较于传统针对熟悉锁相回路(phased-locked loop, PLL)技术的工程师所设计之软体,CyberClocks让没有任何PLL技术背景的人员都能参与研发工作,进而简化设定输入与输出时脉的需求,运算出最佳的组态。 CyberClocks软体内嵌的设计规则检查机制可确保PLL系统能在任何有效的编程条件与资料表参数下达到理想的稳定度。CyberClocks将Cypress整套时序软体工具(CyClocksRT、CyClocks、以及RoboConfig) 整合成操作简易的套装方案。