帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera發佈新款28-nm Stratix V FPGA系列
 

【CTIMES/SmartAuto 報導】   2010年04月21日 星期三

瀏覽人次:【7057】

Altera昨(20)日宣佈,發表新一代28-nm Stratix V FPGA,該款具有1.6 Tbps序列交換能力,採用各種創新技術和尖端的28-nm製程技術,降低了寬頻應用的成本和功率消耗;並採用台積電(TSMC)28-nm高性能(HP)製程技術進行製造,提供110萬個邏輯單元(LE)、53-Mbits嵌入式記憶體、3,680個18x18乘法器,以及最高速率28 Gbps的整合式收發器。

Altera 28-nm Stratix V FPGA系列
Altera 28-nm Stratix V FPGA系列

該元件還採用了專用硬式核心矽智財(IP),提高了系統整合度和性能,且沒有成本和功率消耗代價。該系列包括四種型號產品,滿足了無線/固網通訊、廣播、電腦和儲存、測試和醫療市場的多種應用需求。

Stratix V GX和Stratix V GS FPGA含有66個高性能、低功率消耗12.5 Gbps收發器。Stratix V FPGA支援多種3G、6G和10G通訊協定以及電氣標準,並滿足相容性要求,例如,10G/40G/100G、Interlaken和PCI Express(PCIe)Gen 3、Gen2、Gen 1。該元件還支援與10G背板(10GBASE-KR)和光模組的直接鏈結。Stratix V GT FPGA的28-Gbps收發器設計用於滿足CEI-28G規範。28-Gbps收發器每通道功率消耗只有200 mW,大幅度降低了系統單位頻寬功率消耗。

除了收發器頻寬,Stratix V FPGA還包括一個7 x 72位元的1,600-Mbps DDR3記憶體介面,以及所有I/O上的1.6 Gbps LVDS通道。Altera表示,Stratix V FPGA在所有FPGA中實現了整合度最高的硬式核心IP,提高了元件性能,且沒有功率消耗或者成本代價。元件增強功能包括PCIe Gen3/Gen2/Gen1、40G/100G乙太網路、CPRI/OBSAI、Interlaken、Serial RapidIO(SRIO)2.0和10 Gigabit乙太網路(GbE)10GBASE-R。增強了讀/寫通路的記憶體介面包括DDR3、RLDRAM II和QDR II+。

關鍵字: FPGA  Altera 
相關產品
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
Microchip PolarFire FPGA採用先進安全架構 通過英國國家網路安全中心審查
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
Microchip整合開發套件加速FPGA 衛星系統設計
萊迪思全新Avant FPGA平台提供低功耗和先進互連
  相關新聞
» 美光針對用戶端和資料中心等市場 推出232層QLC NAND
» 摩爾斯微電子在台灣設立新辦公室 為進軍亞太寫下新里程碑
» 愛德萬測試與東麗簽訂Micro LED顯示屏製造戰略夥伴關係
» 格斯科技攜手生態系夥伴 推出油電轉純電示範車
» Arm:因應AI永無止盡的能源需求 推動資料中心工作負載
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.145.130.31
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw