账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
统计型时序分析
一针对制程误差的时序良率的分析利器

【作者: 陳中平,劉睿翔】2007年08月20日 星期一

浏览人次:【4124】

随着VLSI制程分辨率的快速缩小,甚至比optical lithography所用的光波长还小时,制造的控制误差愈来愈无法精确的控制,而不可避免的是在同一制造环境下,许多误差常呈相类似的统计分布,并且呈现许多相关性时。若IC设计不考虑相关性,而只用一些简单分布的情况做为设计依据,则许多原可利用的margin将浪费掉。为充分利用此一特性,最近在数字IC的时序领域,热切提出了一种新的时序分析方法--统计型时序分析(Statistical Timing Analysis-SSTA)。




《图一 VLSI 分辨率及lithography波长的关系(courtesy from Intel)》



...
...
另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
氢能竞争加速,效率与安全如何兼得?
智慧制造移转错误配置 OT与IT整合资安防线
创新光科技提升汽车外饰灯照明度
以模拟工具提高氢生产燃料电池使用率
眺??2025智慧机械发展
comments powered by Disqus
相关讨论
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BS3YM1H8STACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw