帳號:
密碼:
最新動態
 
產業快訊
CTIMES / 文章 /
高彈性時脈晶片的設計發展趨勢
專訪Cypress台灣區應用工程經理謝明忠

【作者: 歐敏銓】   2003年06月05日 星期四

瀏覽人次:【3953】

《封面人物 Cypress台灣區應用工程經理謝明忠》
《封面人物 Cypress台灣區應用工程經理謝明忠》

對於各種數位電子裝置來說,提供「心跳」訊號的時脈產生器(Clock Generator)是不可或缺的晶片,而零延遲緩衝元件(Zero Delay Buffer;ZDB)則在整個系統設計中提供信號還原、加強功能,除保證相位一致,還可以除頻、倍頻,及具有電源中止的保護管理功能。Cypress在此系列產品著墨甚深,其相關產品已被廣泛應用在3C及工業等領域。為因應市場對高彈性設計的需求,近來也陸續推出可編程的時脈產生器及ZBD,並搭配一套簡化時脈設計流程的CyberClock時脈工具組。


Cypress台灣區應用工程經理謝明忠表示,鎖相迴路(PLL)技術可以說是時脈控制的技術核心,採用此技術取代晶體振盪器,不但能產生同樣的信號品質,而且彈性設計輸出時脈,更能節省可觀的成本;若再加上記憶體及高階的製程、封裝技術,即可大幅提升時脈產生與控制的設計彈性,而這也是Cypress時脈技術部門一直以來的努力重點。


為能協助系統設計人員透過PC的編程模擬環境即時進行客制化設計,Cypress新一代的時脈產生器(CY27EE16)已具備I2C介面,而且內建充電引擎;為儲存時脈組態資料,除內含2Kbit的EEPROM記憶體外,另搭配16Kbit的獨立EEPROM記憶體,以提供系統設計人員儲存其他系統資訊,也可用來建立多組時脈組態。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
運用nvSRAM 維持企業級SSD於電源故障時的可靠性
透過實作 掌握USB 3.0架構分層
手機螢幕觸控「筆」較有智慧
透視手機觸控螢幕感測器設計
家電產品觸控感測應用
comments powered by Disqus
相關討論
  相關新聞
» 數智創新大賽助力產學接軌 鼎新培育未來AI智客
» 豪威集團與飛利浦合作開發車內駕駛健康監測解決方案
» 格斯科技與筑波科技合作進行高階電池檢測
» Crucial擴展DDR5 Pro電競記憶體產品組合 為遊戲玩家提供更快速度
» 奧迪導入恩智浦UWB產品組合 實現免持汽車門禁


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8B32H2B5SSTACUKU
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw