帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
運用雲端運算簡化FPGA設計
 

【作者: J.P. Naude、Harnhua Ng】   2014年04月28日 星期一

瀏覽人次:【10645】


隨著FPGA元件尺寸的增加和內部設計密度提升的需求,時序收斂面臨前所未有的挑戰。由於各種建置工具難以跟上日益複雜的FPGA元件設計,這也讓完成不同設計建置所需的時間越來越長[1]。為了加快完成設計案的速度,有些設計人員正採用雲端運算的方法,比較和分析不同建置選項和使用者規範決策帶來的影響。


最近,我們在南非的科學及產業研究協會(CSIR)完成了這樣的一個分析過程。我們採用Plunify公司的雲端加速晶片設計方法,為我們的設計找到了既可提供最快完成建置的時間,而且可得到最佳時序評分的各項參數。在深入探討更多分析細節及所使用的工具前,讓我們先瞭解一些背景。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
FPGA開啟下一個AI應用創新時代
專攻低功耗工業4.0應用 可程式化安全功能添防禦
以設計師為中心的除錯解決方案可縮短驗證時間
移動演算法 而非巨量資料
最大限度精減電源設計中輸出電容的數量和尺寸
comments powered by Disqus
相關討論
  相關新聞
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BM92BJJUSTACUKC
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw