M31 Technology近日宣布,12奈米制程的PCI Express (PCIe) 5.0 规格 IP已完成验证,并具备量产动能。同时,内部已着手开发7奈米PCIe IP,且额外支援Compute Express Link (CXL)功能,提供处理器互连、大范围的乙太网路协定和记忆体扩充器的新应用。
M31所开发的PCIe 5.0 PHY IP 为高频宽应用提供高性能、多通道能力和低功耗架构,支持完整的 PCIe 5.0 Base 应用范围,并符合 PIPE 5.2 规范。此IP 集成了高速混合信号电路,於32Gbps的最大数据传输率和最糟情况的??入耗损 (Insertion Loss) 皆提供最隹的功率,可大幅加快传输速率并维持系统稳定度。
PCIe 5.0完全相容於过去几代的PCIe架构,并针对高容量传输介面进行改良设计。通过支持根复合体(root complex)以及分岔(Bifurcation) 模式,搭配M31独特模组设计,更可以最高合成一个512Gbps的IP,提供更高速的频宽并满足不同通道条件的要求。
M31总经理张原??表示,M31从IP的设计、量测到系统相容性测试,皆与客户保持密切合作,因此能针对客户的产品应用提出最隹化解决方案。相较於前几世代,新版本的PCIe5.0规格频宽是前代的两倍之多,同时在成本、功耗、设计复杂度与相容度也都更加优化。
随着PCIe的应用越加广泛,M31通过矽验证的高品质矽智财将有助客户加速开发全新的PCIe规格产品,日前终端客户已於2022 CES发表新一代产品并进入量产,是对M31在实现PCIe最新标准上扮演着要角并获得客户迅速采用的最隹佐证。