账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
日月光以VIPack小晶片互连技术协助实现AI创新应用
 

【CTIMES / SMARTAUTO ABC_1 报导】    2024年03月21日 星期四

浏览人次:【1162】

因应人工智慧((AI) 应用於多样化小晶片(chiplet)整合的需求日益增加,日月光半导体宣布,VIPack平台透过微凸块(microbump)技术将晶片与晶圆互连间距的制程能力从 40um提升到 20um,这对於在新一代的垂直整合(例如日月光 VIPack 平台2.5D 和3D 封装)与2D并排解决方案中实现创造力和微缩至关重要。

随着小晶片设计方法的加速进化,对於以往存在晶片 IO 密度限制进行真正的3D 分层 IP 区块,日月光的先进互连技术使设计人员能够有创新的高密度小晶片整合选项。日月光的微凸块技术使用新型金属叠层,将间距从 40um 减少到 20um。微凸块技术的进步扩展现有的矽与矽互连能力,此技术更有助於促进其他开发活动,从而进一步缩小间距。

日月光VIPack平台拥有优化的协作设计工具整合设计生态系统( IDE),可系统性地提升先进封装架构。当针对系统单晶片( SoC )进行小晶片或 IP 区块解构时,区块之间可能存在大量的连接。而小尺寸IP 区块往往会导致许多空间受限的连接。微间距互连技术可以实现3D 整合以及更高密度的高 IO 记忆体。

近年来全球AI市场呈现指数型成长,日月光提供先进的互连创新技术,可以满足复杂晶片设计以及系统架构的要求,降低整体制造成本并加快上市时间。晶片级互连技术的扩展为小晶片开辟更多应用,不仅针对AI等高阶应用,也扩及手机应用处理器、微控制器等其他关键产品。

關鍵字: 小晶片  日月光 
相关新闻
【东西讲座】小晶片设计面面观:原理、设计、系统开发
Cadence与Arm联手 推动汽车Chiplet生态系统
工研院AI设备预诊断技术协助日月光精准制造
AMD推动高效能运算产业发展 首款3D chiplet应用亮相
Deca携手日月光、西门子推出APDK设计解决方案
comments powered by Disqus
相关讨论
  相关文章
» 高频宽电源模组消除高压线路纹波抑制干扰
» 电动压缩机设计ASPM模组
» PCIe桥接AI PC时代
» 用科技灭火:前线急救人员的生命徵象与环境监测
» 打造沉浸式体验 XR装置开启空间运算大门


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK84S2SIV42STACUK2
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw