帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Cavium Networks新款IAP採用MIPS MIPS64R架構
 

【CTIMES/SmartAuto 劉筱萍 報導】   2009年04月15日 星期三

瀏覽人次:【7024】

MIPS公司宣佈,Cavium Networks公司在正式推出的新款OCTEON II網際網路應用處理器(IAP)中,採用MIPS高效能的MIPS64R架構。OCTEON II系列晶片以MIPS64架構為基礎,是Cavium可擴充多核心OCTEON處理器的最新產品,其內建多達32個MIPS64核心,創下了單晶片中內建最多MIPS64處理器核心數目的最新紀錄。

OCTEON II處理器是專為新一代匯聚了數據、語音與視訊的「超級網路」(hyper network)所設計,可用在企業、數據中心、存取和服務供應商等各市場。OCTEON II處理器鎖定的應用包括3G、WiMAX、LTE與無線網路、統一儲存系統與配接器之交換器、路由器,以及裝置設備等。OCTEON II系列晶片整合了1至32個MIPS64核心,最多達75個應用加速引擎,可用於服務品質、封包處理、TCP、壓縮、加密、RAID、重覆資料刪除(de-duplication)以及正規表示(regular expression)處理。此外,它也提供最高為400Gbps的DDR3記憶體頻寬、最高為100Gbps的網路連接性,同時全系列晶片的耗電僅有2W至60W。

MIPS科技執行長暨總經理John Bourgoin表示,Cavium是MIPS架構的代表性廠商,Cavium已在這些市場中佔有一席之地,並與MIPS合作針對其產品,建立了廣泛的第三方多核心支援。MIPS與Cavium間的長期合作關係已持續創造出許多成功結果,並期望能在未來與他們為市場帶來更多的MIPS-based設計。

關鍵字: 網際網路應用處理器  MIPS  John Bourgoin  微處理器 
相關新聞
成就物聯網關鍵 唯有開放一途
Imagination MIPS前進微伺服器市場
Imagination和Mentor擴大合作夥伴關係
Imagination持續強化生態系
GPU IP成為行動SoC差異化關鍵
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMA2NWVMSTACUKP
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw