账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Astera Labs运用CXL 记忆体控制器 突破伺服器记忆体壁垒
 

【CTIMES / SMARTAUTO ABC_1 报导】    2023年11月07日 星期二

浏览人次:【1590】

半导体连接解决方案商Astera Labs宣布,其 Leo 记忆体连接平台为资料中心伺服器提供了前所未有的效能,可应对记忆体密集型工作负载。Leo 是业界首款Compute Express Link (CXL) 记忆体控制器,与即将推出的第五代Intel Xeon 可扩展处理器整合时,可将伺服器总记忆体频宽提高50%,同时将延迟降低25 %。

左起)全球业务??总Patrick Henderson;企业发展与业务??总Thad Omura;产品长Casey Morrison;亚太区总经理甘博隆
左起)全球业务??总Patrick Henderson;企业发展与业务??总Thad Omura;产品长Casey Morrison;亚太区总经理甘博隆

透过新的硬体基础的 CXL 连接记忆体和 CPU 本机记忆体的交错,Astera Labs 和Intel消除了任何应用程式级软体更改,以透过 CXL 增强伺服器记忆体资源。 现有应用程式可以轻松地“即??即用”,以利用系统中尽可能高的记忆体频宽和容量。

Astera Labs 首席营运长 Sanjay Gajendra 表示:「计算核心和性能的增长历来超过了记忆体内存吞吐量的进步,导致伺服器性能效率随着时间的推移而下降。」 另外表示,「这种性能扩展挑战导致了恶名昭彰的‘内存墙’ 记忆体壁垒,多亏我们与Intel合作,我们的 Leo 内存连接平台通过兑现 PCIe 5.0 和 CXL 内存的承诺,突破了这一障碍。」

由於记忆体内存墙而导致的资料中心基础设施扩展,限制在人工智慧伺服器中最为明显,其中记忆体频宽和容量瓶颈导致处理器使用率低落。Astera Labs 和英特尔提供的 CXL 创新直接解决了这些瓶颈,并为云端、混合云端和企业资料中心奠定了基础,以最大限度地提高加速运算效能。

除了 Leo 的记忆体效能提升之外,Astera Labs 还透过其 Aries PCIe 5.0 / CXL 2.0 智慧重定时器(Smart Retimers)在最先进的Intel伺服器平台上推动互通性测试的领先地位。作为业界部署最广泛且经过验证的 PCIe/CXL 重定时器(Retimers)系列,Aries Retimer具有低延迟 CXL 模式,可与 Leo 相辅相成,形成最强大的 CXL 记忆体连接解决方案。

Intel的资料中心平台工程的??总裁与架构组的总经理Zane Ball 说:「我们为Astera Labs 对 CXL 生态系统的贡献欢呼,并很高兴扩大我们正在进行的合作。 我们相信,包含Astera Labs 等公司创新技术的记忆体连接平台将有助於增强下一代Intel Xeon处理器的效能,并加速大量记忆体密集型工作负载。」

關鍵字: Astera Labs 
相关新闻
专访Astera Labs:Fabric Switch晶片、UALink与PCIe 6
Astera Labs伺服器记忆体扩充方案进入准量产 单片容量达2TB
Astera Labs打造Leo Memory Connectivity Platform进入准量产
Astera Labs获五千万美元C轮融资 加速产品和客户发展
Astera Labs获B轮融资 与现有制造夥伴实现快速成长
comments powered by Disqus
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» 超越MEMS迎接真正挑战 意法半导体的边缘AI永续发展策略
» 光通讯成长态势明确 讯号完整性一测定江山
» 分众显示与其控制技术
» 新一代Microchip MCU韧体开发套件 : MCC Melody简介


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BM55S60GSTACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw