CPU IP供应商晶心科技,近日与ASIC设计服务及RISC-V CPU核心IP供应商SiFive携手,共同推展RISC-V。这两家公司将分别贡献其在CPU开发之独特专长,支援并扩展RISC-V指令集架构(ISA)的生态系统。
非营利机构RISC-V基金会执行总监Rick O’Connor提到:「RISC-V为晶片设计提供了前所未有的自由环境,促进半导体行业间更强大的协作空间。 我们很高兴看到SiFive和Andes的共同叁与,扩展RISC-V生态系统,使产业中的其他叁与者能够更快速地将基於免费及开放的RISC-V指令集所研发的创新设计,快速地导入市场。」
身为RISC-V基金会的创始会员,晶心科技,将其设计低功耗、高效能32/64位处理器核心之专业经验带入RISC-V架构的开发中。在日前的巴赛隆纳的RISC-V研讨会上,晶心科技提出了RISC-V ISA的延伸指令集,该指令集是基於晶心科技成功的产品D10及D15处理器的数位讯号处理器指令集(DSP ISA)衍伸而来。
除此之外,晶心还推出四款基於RISC-V架构,支援浮点运算及Linux之最新CPU Cores, N25F, A25, NX25F及AX25。晶心创新之ACE解决方案(Andes Custom Extension),让晶心的客户可以自行创建独特之系统架构,并且利用特定领域加速指令,定义进行软/硬体区隔,为他们SoC设计提供最隹优化。
SiFive提供之基於云端计算的软体即服务(SaaS),使其客户能够快速且经济地产出满足其需求的ASIC和IP解决方案。SiFive的使命是通过其IP及平台来实现客制化晶片的自主发展。HiFive1及 HiFive, unleashed软体开发板已在50馀个国家皆可快速取得。此外,该公司已与多位元客户就其IP和SoC产品中展开合作,於2016年发布业界首款以RISC-V为核心之SoC,并於2017年10月推出业界第一款支持Linux之RISC-V核心IP。