Lattice半导体22日发表了新一代 ispLEVER 设计工具。ispLEVER 被设计在支持Lattice ispMACH,ispLSI,ispGDX, ispGAL和 GAL组件,也包括革命性的新 ispMACH 5000VG 和 ispMACH 4000 CPLD组件系列,之单一设计流程下,提供容易使用的功能及强大的新能力。
ispLEVER系统建立在,使用于 Lattice ispDesignEXPERT 工具的强大项目引导者( Project Navigator ) 上,并加强 GUI 部份以支持新的功能和新的组件系列。 Lattice也增加了,带有多重输入选项以及加强功能之全新限制编辑器。限制编辑器允许用户迅速和容易的对任何接脚,增加接脚和信号属性,其中包括选择 Lattice 新的 sysIO 的先进输入输出(I/O)标准。 其中还包括了图形接脚编辑器,所以用户能够容易的从自动产生的信号表,拖放到选择的组件包装接脚。
Lattice表示,对 ispMACH 和 MACH 组件的用户所熟悉之,带有SpeedSEARCH的 ispLEVER 效能分析,已经被加强到可以对所有 Lattice 组件系列,支持静态时序分析。效能分析给用户完全的灵活性去选择和评估任何一个速度等级的组件,而不需要对设计重新编译。它支持按一个按钮,就可以对操作频率,逻辑延迟,频率-对-输出之延迟和输入设定时间,以及其他的紧要时序,做快速的详细分析。
调整 ispLEVER 的装配器,使其能够完全利用到Lattice 许多架构上发明的优点,以及包括能够在按钮流程中取得最高效能之全面时序驱动设计。使用 ispEXPLORER工具,用户能够容易的透过图形界面,使用不同的编辑器设定,来安排许许多多的编辑器执行。
用户的标准网际浏览器也被加到 Lattice 工具库,用于 HTML 基础 报告的检视和导引,以及 Lattice新的发明 ispUPDATE的使用。ispUPDATE 的功能允许用户在任何时候透过 Lattice 网站询问最新版软件和支持组件,并且经由因特网实时下载新的支持。