益华电脑(Cadence)日前发表一款适用于奈米级设计之单一核心验证平台-CadenceR Incisive,可支援嵌入式软体资料控制、资料路径和类比/混合讯号/RF设计领域所需的整合验证方法。此新推出之平台的整合方法,可以减少testbench发展、验证执行和侦错的时间;并且让整体验证时间缩短百分之五十。
Cadence指出,Incisive平台可以支援Cadence的VerilogR、VHDL、SystemC、SystemC验证元件资料库、特性验证语言PSL/Sugar、演算法发展和类比/混合讯号(AMS)。其中结合了严密的transaction-level的环境、测试世代快速整合的特性,以及Acceleration-on-Demand的功能。
Cadence同时也推出三项属于该平台的新产品:Incisive-以模拟为基础的数位验证解决方案;Incisive-XLD- 可让多达十位工程师使用,并使以模拟为基础之验证效能提高一百倍以上;以及Incisive-XLD Base-其中结合了加速器/模拟器基本装置,可以让其效能提升100到10,000倍。
Cadence副总裁及系统验证部门总经理Rahul Razdan表示,『因为耗费在专案以及设计供应链流程的时间,验证方法变得非常缓慢且没有效率。而要发展出高复杂和奈米级IC的设计,就需要有更好的验证速度和效率。而要达到这个目标,唯一的方式就是采用Acceleration-on-Demand,而以单一核心架构建立整合的设计方法。而目前Cadence的Incisive平台可以提供这样的功能。 』