账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Cypress推出高效能QuadPort DSE系列解决方案
针对高阶无线基地台、储存子系统及WAN交换器所设计

【CTIMES/SmartAuto 陳厚任报导】   2002年10月21日 星期一

浏览人次:【1902】

高效能积体电路解决方案厂商-柏士半导体(Cypress Semiconductor),日前推出新一代高效能QuadPort资料路径交换元件(datapath switching element,DSE),不仅可支援高达每秒27 Gigabits(Gbps)的传输频宽,更能提供最高5 Mbits的密度。全新的QuadPort DSE为一款四埠交换器元件,可透过彼此完全独立且时脉互异的连结埠,同步存取内建的记忆体阵列,有助解决争用频宽以及仲裁的问题,并透过一套分享汇流排、让多组处理器或功能区块进行存取相同资料的动作,进而大幅提升整体系统效能。

Cypress表示,为提倡QuadPort DSE的理念,率先于2001年推出1 Mbit系列(10 Gbps频宽),可支援2x2交换器架构、资料通道汇整(datapath aggregation)、备援资料通道产生器(redundant data generation)及封包表头处理(packet header manipulation)等功能。新一代的QuadPort DSE系列元件不仅可提供更高的频宽(4埠x167 MHz x 40 bits)与更高的储存容量(5Mbits),更可透过前所未有的效能表现与储存容量,将研发产品的频宽增加两倍,并将密度提升至其它竞争产品的四倍。

Cypress台湾分公司总经理王春山表示:「这些高效能元件让Cypress得以大幅领先竞争对手,并让我们的顾客能研发出各种更加创新的系统架构,以达到更高的效能与效率表现。QuadPort DSE提供每秒速度高达27 Gbps的5 Mbits整合记忆体,不仅让顾客减少所需的元件数量,更能降低每个megabit的容量成本与每个gigabit单位的频宽成本。」

Cypress指出,QuadPort DSE系列元件提供可编程的I/O介面以支援LVTTL与SSTL2等标准,可与PLD、FPGA、ASIC、新一代DSP、控制处理器及机板上其它记忆体元件紧密串连,更搭载各种先进功能,如资料输出通道上的阻抗匹配(impedance matching),以降低各种传输线路效应,快冲计数器(burst counter)能支援区块资料传输模式,记忆体区块传输模式,可于传输失败时重复读取记忆体区块。所有QuadPort DSE均提供四组完全独立的连结埠,可以不同的时脉同时存取资料储存阵列,并让每个连结埠以167 MHz的速度进行读写资料,使元件拥有高达27 Gbps的资料输出量或频宽。 QuadPort DSE提供27 mm x 27 mm x 1.0 mm大小的676-ball PBGA封装规格,并相容于IEEE 11149.1 JTAG边界扫瞄技术,以达到更高的生产效率。

關鍵字: 柏士半導體  王春山  I/O界面处理器 
相关产品
Cypress新I2C Port Expander组件具非挥发性组态
Cypress推出低成本900万像素APS CMOS影像传感器样本
Cypress整合型OTG控制器通过USB-IF认证
Cypress MicroSystems新款PSoC组件问世
Cypress Microsystems发窗体芯片电度表IC系列产品
  相关新闻
» 日本SEMICON JAPAN登场 台日专家跨国分享半导体与AI应用
» MONAI获西门子医疗导入应用 加快部署临床医疗影像AI
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CL2948TISTACUKO
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw