账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
Altera新的SignalTap II逻辑分析仪提高系统验证效率
Altera第二代嵌入逻辑分析仪现已整合到2.1版Quartus II设计软件中

【CTIMES/SmartAuto 張慧君报导】   2002年07月16日 星期二

浏览人次:【2612】

Altera,16日宣布Altera 2.1版Quartus II软件中独有的新的SignalTapR II嵌入逻辑分析仪将会大大地缩短系统的验证时间。Altera的SignalTap II嵌入逻辑分析仪是第二代系统级除错工具,它能够捕获和显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整个设计过程中以系统级的速度观察硬件和软件的交互作用。

Ingentix 的硬件设计师及系统工程师Ariel Marcus表示,Altera 的SignalTap II嵌入逻辑分析仪能直接捕获我们于系统中及在系统速度的FPGA的电路运作, 这是对我们设计验证策略之重要元素。

SignalTap II嵌入逻辑分析仪整合到最近发布的2.1版Quartus II设计软件中,它支持多达1,024个信道,采样深度高达128Kb,每个分析仪均有10级触发输入/输出,从而增加了采样的精度。

Altera亚太区高级市场总裁梁乐观表示,"对于复杂的数字系统,以系统速度精确地定位问题的根源是一个极大的挑战。Altera现在推出SignalTap II嵌入逻辑分析仪,能够为设计者提供了业界的SOPC设计的实时可视性,它能够大大地减少验证过程中所花费的时间。"

關鍵字: Altera  硬件设计  通用设备 
相关产品
Altera PowerSoC DC-DC降压转换器具有高功率密度、性能和可靠性
Altera公开整合HBM2 DRAM和FPGA的异质架构SiP元件
凌力尔特发表经验证的Altera Arria 10 FPGA电源方案
Altera FPGA为RICOH SP 3600DN系列新款印表机提供支援
Altera经过认证28 nm FPGA、SoC和工具流程 加速IEC 61508兼容设计
  相关新闻
» Anritsu Tech Forum 2024 揭开无线与高速技术的未来视界
» 安立知获得GCF认证 支援LTE和5G下一代eCall测试用例
» 资策会与DEKRA打造数位钥匙信任生态系 开创智慧移动软体安全商机
» 是德科技推动Pegatron 5G最隹化Open RAN功耗效率
» 是德科技PathWave先进电源应用套件 加速电池测试和设计流程
  相关文章
» 最隹化大量低复杂度PCB测试的生产效率策略
» 确保装置互通性 RedCap全面测试验证势在必行
» ESG趋势展??:引领企业迈向绿色未来
» 高阶晶片异常点无所遁形 C-AFM一针见内鬼
» 高速传输需求??升 PCIe讯号测试不妥协

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BN1PDCQ8STACUKX
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw